ID บทความ: 000075922 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 30/08/2015

คู่มือผู้ใช้ RapidIO IP Core แสดงรายการคําแนะนําที่ล้าสมัยสําหรับการจําลอง ModelSim ของรูปแบบแกน IP แบบ non-Arria 10

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • การจำลองแบบ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    คําแนะนําการจําลอง RapidIO IP Core Testbench มีการเปลี่ยนแปลงในแกน IP v14.1 และต่อมาสําหรับรูปแบบคอร์ IP ที่มุ่งเป้าไปยังอุปกรณ์ที่ไม่ใช่Arria 10 คู่มือผู้ใช้ คําแนะนําการจําลอง testbench สําหรับทั้งตัวจําลอง ModelSim และ VCS โปรแกรมจําลองประกอบด้วยคําแนะนําในการเรียกใช้สคริปต์ srio_simulator.tcl อย่างไรก็ตาม ไม่จําเป็นต้องใช้สคริปต์นี้อีกต่อไปและไม่มีให้มาพร้อมกับ IP อีกต่อไป หลัก คู่มือผู้ใช้ RapidIO MegaCore Function ไม่ได้รับการอัปเดต ด้วยการเปลี่ยนแปลงนี้

    ดูคู่มือผู้ใช้ erratum RapidIO Core ที่เกี่ยวข้องแสดงรายการTOP_LEVEL_NAMEที่ไม่ถูกต้องสําหรับการจําลอง ModelSim ของ รูปแบบคอร์ IP ที่ไม่ใช่ Arria 10

    ความละเอียด

    เมื่อจําลองการทดสอบเบ็นช์สําหรับ RapidIO IP Core v14.1 และใหม่กว่าด้วย จําลอง ModelSim หรือตัวจําลอง VCS ข้ามคําแนะนํา 1 และ 2.ซึ่งจะบอกให้คุณทราบ เพื่อเรียกใช้สคริปต์ srio_simulator.tcl

    ปัญหานี้จะได้รับการแก้ไขใน คู่มือผู้ใช้ RapidIO MegaCore Function เวอร์ชันในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้