ID บทความ: 000075656 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/03/2021

ทําไม Intel® L-tile และ H-tile Avalon® Streaming และหน่วยความจํา Avalon®แมป IP สําหรับ PCI Express* จึงพบข้อผิดพลาด/ลิงก์ลงรถไฟที่แก้ไขได้เมื่อทํางานในโหมด Gen3 Root Port

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Avalon-ST Intel® Stratix® 10 Hard IP สำหรับ PCI Express*
  • Avalon-MM Intel® Stratix® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อใช้ Intel® L-tile และ H-tile Avalon® Streaming และหน่วยความจํา Avalon®แมป IP สําหรับ PCI Express* ในโหมดรูทพอร์ต Gen3 อาจพบข้อผิดพลาดหรือลิงค์ดาวน์ดาวน์การฝึกอบรมที่แก้ไขได้ เนื่องจากการตั้งค่าบิตที่กําหนดไว้ล่วงหน้าย่อยสําหรับพอร์ตอัปสตรีม PCIe* (USP)/พอร์ตดาวน์สตรีม (DSP) Gen3 Root Port ทั้งบนไทล์ H และไทล์ L

    ความละเอียด

    ไม่มีวิธีแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 20.2 และก่อนหน้า

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime เวอร์ชั่น 20.3 และใหม่กว่า

    หากอัพเกรดจากซอฟต์แวร์เวอร์ชั่นก่อนหน้า IP ควรถูกสร้างขึ้นจากข้อมูลใหม่ทั้งหมดเพื่อหลีกเลี่ยงไม่ให้มีการปรับใช้การตั้งค่าย่อยที่ดีที่สุดก่อนหน้านี้

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 TX FPGA
    เอฟพีจีเอ Intel® Stratix® 10 NX

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้