ID บทความ: 000075597 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 08/07/2021

ทําไม Intel® L-/H-Tile Avalon® Streaming IP สําหรับ PCI Express* จึงละเมิดกําหนดเวลาในเส้นทางข้ามโดเมนนาฬิกา

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.3 ถึง 21.2 คุณอาจเห็นการละเมิดเวลาระหว่างพาธที่ข้ามโดเมนนาฬิกาใน IP สตรีมมิ่งAvalon® Intel® L-H-Tile สําหรับ PCI Express*

    Intel® L-/H-Tile Avalon® Streaming IP สําหรับ PCI Express* สร้างตรรกะการซิงโครไนส์ที่จําเป็นสําหรับการข้ามโดเมนนาฬิกา อย่างไรก็ตาม Synopsys* Design Constraints Files (.sdc) ไม่ได้จํากัดเส้นทางเหล่านี้อย่างถูกต้อง

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ทําตามขั้นตอนถัดไป:

    1. ดาวน์โหลดไฟล์ข้อจํากัดการออกแบบ altera_pcie_s10_gen3x16_cdc Synopsys* (.sdc)
    2. เพิ่ม altera_pcie_s10_gen3x16_cdc.sdc ในโครงการ Intel® Quartus® ของคุณ
    3. ควรวาง altera_pcie_s10_gen3x16_cdc.sdc หลังจาก Intel® L-/H-Tile Avalon® Streaming IP สําหรับไฟล์กําหนดค่า PCI Express* (.ip)

    ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.3

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Stratix® 10 GX FPGA
    Intel® Stratix® 10 MX FPGA
    Intel® Stratix® 10 SX SoC FPGA
    Intel® Stratix® 10 TX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้