ID บทความ: 000075564 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 29/08/2012

วิธีจัดการกับพอร์ตอินพุต cfglink2csrpld ของ SV PCIe HIP

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

พอร์ต cfglink2csrpld เป็นพอร์ตที่ไม่ต้องการในไฟล์รูปแบบ HIP ในคู่มือผู้ใช้ SV PCIe ไม่มีคําอธิบายใดๆ เกี่ยวกับสัญญาณนี้

 

ความละเอียด

คุณสามารถเชื่อมต่อพอร์ต cfglink2csrpld กับ "0" ในการออกแบบของคุณ พอร์ตนี้จะถูกลบออกใน Quartus II 12.0

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Stratix® V GX FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้