เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.1 และ 21.2 ข้อความแสดงข้อผิดพลาดต่อไปนี้จะอยู่ในขั้นที่พอดีเมื่อใช้มาตรฐาน HCSL I/O สําหรับพินอินพุตนาฬิกาอ้างอิงสําหรับ Intel® FPGA IP สตรีมมิ่ง R-Tile Avalon®สําหรับ PCI Express:
ข้อผิดพลาด (12341): พินอินพุตมีมาตรฐาน HCSL I/O แต่อุปกรณ์ที่เลือกไม่รองรับการทํางานของพินอินพุตด้วยมาตรฐาน HCSL I/O
หากต้องการแก้ไขปัญหานี้ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชัน 21.1 และ 21.2 ให้ตั้งค่า Intel® FPGA IP สตรีมมิ่ง R-Tile Avalon® สําหรับอินพุตสัญญาณนาฬิกาอ้างอิง PCI Express เป็นมาตรฐาน CML I/O สัญญาณนาฬิกาอ้างอิงที่ขับเคลื่อนพินสัญญาณนาฬิกาเหล่านี้ต้องเป็น HCSL ตามข้อมูลจําเพาะพื้นฐานของ PCI Express และคู่มือการเชื่อมต่อพินตระกูลอุปกรณ์ Intel Agilex®
ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 21.3