ID บทความ: 000075423 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/08/2018

Intel® Arria® 10 FPGA PCIe 3.0 Endpoint ไม่สามารถใช้งานได้กับระบบที่รองรับ PCIe 4.0

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • Intel® Arria® 10 Cyclone® 10 Hard IP สำหรับ PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    Intel® Arria® 10 FPGA PCIe 3.0 IP Core จะปฏิบัติต่อ 4.0 Data Link Features Exchange เป็นประเภท DLLP ที่ไม่รองรับ (ตามข้อมูลจําเพาะของ PCIe 3.0) ไม่มีการตั้งค่าสถานะประเภท DLLP ที่ไม่สนับสนุนว่าเป็น DLLP ที่ถูกต้อง ดังนั้นอย่าใช้ InitFC

    เมื่อสิ่งนี้เกิดขึ้น จะไม่มีการรายงานข้อผิดพลาดโดย Intel® Arria® 10 FPGA นี่เป็นพฤติกรรมที่คาดหวัง

    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้ปิดใช้งานการแลกเปลี่ยนคุณสมบัติ Data Link ในระบบ PCIe 4.0 [ข้อมูลจําเพาะพื้นฐาน 4.0 บทที่ 7.7.4.2 Data Link Feature Register (Offset 04h)] เพื่อให้เข้ากันได้กับฮาร์ดแวร์รุ่นเก่า

    ปัญหานี้จะไม่ได้รับการแก้ไขในการเปิดตัวซอฟต์แวร์ Intel® Quartus® Prime ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้