ID บทความ: 000075181 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 20/03/2014

ข้อผิดพลาดภายใน: ระบบย่อย: HSSI, ไฟล์: /quartus/periph/hssi/hssi_logical_physical_mapping.cpp, บรรทัด: 562

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

เนื่องจากปัญหาในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.1 และก่อนหน้า คุณอาจเห็นข้อผิดพลาดนี้หากการออกแบบ Arria® V ของคุณรวมถึง IP เมก้าคอร์® Serial Digital Interface (SDI) II Altera®

ข้อผิดพลาดเกิดขึ้นเมื่อ การสลับแบบไดนามิก Tx PLL เปิดใช้งาน และ xcvr_refclk และ xcvr_refclk_alt ขับเคลื่อนด้วยแหล่งนาฬิกาเดียวกัน

ความละเอียด

ในการแก้ไขปัญหานี้ ให้ตรวจสอบให้แน่ใจว่า xcvr_refclk และ xcvr_refclk_alt ขับเคลื่อนด้วยแหล่งข้อมูลที่แตกต่างกัน

เวอร์ชันในอนาคตของซอฟต์แวร์ Quartus II มีกําหนดที่จะรองรับ xcvr_refclk และ xcvr_refclk_alt ถูกขับเคลื่อนด้วยแหล่งเดียวกัน

 

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 5 ผลิตภัณฑ์

Arria® V GT FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้