ID บทความ: 000075150 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 11/04/2016

ข้อผิดพลาด (175020): ข้อจํากัดที่ผิดกฎหมายของ PLL ส่วนต่อภูมิภาค (0, 98) ถึง (0, 105): ไม่มีสถานที่ที่ถูกต้องในภูมิภาค

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย คุณอาจเห็นข้อผิดพลาด Quartus® II fitter ข้างต้นหาก PLL แบบเศษส่วน Stratix® V ใน "โหมดการทํางาน = โดยตรง" ถูกขับเคลื่อนด้วยtx_clkoutของช่องสัญญาณรับส่งสัญญาณที่อยู่ในสามส่วนล่างของธนาคารตัวรับส่งสัญญาณ นี่เป็นปัญหาที่ทราบกันดีเกี่ยวกับซอฟต์แวร์ Quartus II ซึ่งเปิดใช้งาน "โหมดการทํางาน = ปกติ" ไม่ถูกต้องใน PLL ส่วน
    ความละเอียด

    ตั้งค่าโหมดการทํางาน PLL เป็นบางส่วนด้วยตนเองเพื่อส่งตรงผ่านการกําหนด QSF ต่อไปนี้เป็นตัวอย่างของการบ้าน QSF:

    set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to "pcie_pll:inst1|pcie_pll_0002:pcie_pll_inst|altera_pll:altera_pll_i|general[0].gpll"

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้