คำอธิบาย
คุณอาจเห็นข้อผิดพลาด Quartus® II fitter ข้างต้นหาก PLL แบบเศษส่วน Stratix® V ใน "โหมดการทํางาน = โดยตรง" ถูกขับเคลื่อนด้วยtx_clkoutของช่องสัญญาณรับส่งสัญญาณที่อยู่ในสามส่วนล่างของธนาคารตัวรับส่งสัญญาณ นี่เป็นปัญหาที่ทราบกันดีเกี่ยวกับซอฟต์แวร์ Quartus II ซึ่งเปิดใช้งาน "โหมดการทํางาน = ปกติ" ไม่ถูกต้องใน PLL ส่วน
ความละเอียด
ตั้งค่าโหมดการทํางาน PLL เป็นบางส่วนด้วยตนเองเพื่อส่งตรงผ่านการกําหนด QSF ต่อไปนี้เป็นตัวอย่างของการบ้าน QSF:
set_instance_assignment -name PLL_COMPENSATION_MODE DIRECT -to "pcie_pll:inst1|pcie_pll_0002:pcie_pll_inst|altera_pll:altera_pll_i|general[0].gpll"