ID บทความ: 000075136 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 29/08/2012

ฉันจะใช้สัญญาณอินเตอร์เฟซ "tx_cred_hdrfc*" และ "tx_cred_datafc*" เพื่อทราบจํานวนเครดิตที่มีอยู่ได้อย่างไร

สิ่งแวดล้อม

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เลเยอร์ของแอปพลิเคชันอาจจําเป็นต้องติดตามเครดิตที่ใช้และใช้ข้อมูลวงเงินเครดิตเพื่อคํานวณจํานวนเครดิตที่มีอยู่ จํานวนเครดิตที่มีอยู่จะคํานวณโดยวงเงินเครดิตลบด้วยเครดิตที่ใช้

    เนื่องจาก "tx_cred_fchipcons" จะถูกยืนยันเป็นเวลา 1 รอบในแต่ละครั้งที่ Hard IP ใช้เครดิต ตรรกะผู้ใช้ Application Layer อาจจับสัญญาณและแสดงถึงเคาน์เตอร์ภายในเพื่อให้ทราบถึงเครดิตที่ใช้

    วงเงินเครดิตคือยอดรวมเครดิตทั้งหมดที่ออกโดยผู้รับ มีการเตรียมใช้งานในระหว่างขั้นตอนการเริ่มต้นการควบคุมโฟลว์ของการเตรียมใช้งานลิงก์ แล้วอัปเดต DLLPs การอัปเดตการควบคุมโฟลว์ (FC) ในระหว่างการดําเนินการ


    ก่อน PCIe® Hard IP ของอุปกรณ์ Stratix® V Datapath TX จะมีเวกเตอร์เวกเตอร์เครดิต (tx_cred) TX ซึ่งแสดงถึงจํานวนเครดิตที่มีอยู่ แต่อินเทอร์เฟซเครดิต TX เปลี่ยนไปเนื่องจาก PCIe Hard IP ของอุปกรณ์ Stratix V และให้ข้อมูล "วงเงินเครดิต" และ "เครดิตที่ใช้" บนอินเทอร์เฟซ "tx_cred_datafc*", "tx_cred_hdrfc*" และ "tx_credfchipcons" สําหรับส่วนหัวที่โพสต์ ข้อมูลโพสต์ ส่วนหัวที่ยังไม่ได้ลงรายการบัญชี ส่วนหัวที่เสร็จสมบูรณ์ และข้อมูลการเสร็จสมบูรณ์ แทนจํานวนเครดิตที่มีอยู่

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Stratix® V GX FPGA
    Stratix® V FPGA
    Cyclone® V GX FPGA
    Arria® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้