ID บทความ: 000075045 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 06/03/2020

คํานวณจํานวนคู่ LVDS ในภาพรวมอุปกรณ์ Intel® Cyclone® 10 LP อย่างไร

สิ่งแวดล้อม

  • Intel® Quartus® Prime Standard Edition
  • ส่วนประกอบทั่วไป
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เมื่ออ้างอิง ถึงภาพรวมอุปกรณ์ Intel® Cyclone® 10 LP โปรดทราบว่าคู่ LVDS จะถูกนับเป็นคู่หากมีพิน p และ n เท่านั้น

    หากมีเพียง p แต่ไม่มี n จะไม่ถือว่าเป็นคู่ LVDS นอกจากนี้ พิน DIFFCLK ในพินยังถือว่าเป็นคู่ ดังนั้นคู่ LVDS จึงถูกนับด้วยคู่ DIFFIO และคู่ DIFFCLK

     

     

     

    ความละเอียด

    ปัญหานี้มีกําหนดเวลาให้แก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Cyclone® 10 LP FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้