เนื่องจากปัญหาในภาพ SFL เริ่มต้นจากโรงงานในซอฟต์แวร์ Intel® Quartus® Prime พิน I/O (GPIO) อเนกประสงค์บางตัวจะอยู่ในระดับต่ําเมื่อตั้งโปรแกรมอุปกรณ์กําหนดค่าแบบอนุกรมด้วยไฟล์กําหนดค่าทางอ้อม JTAG (.jic) ในอุปกรณ์ Cyclone® V SoC รุ่นต่อไปนี้:
- Cyclone V SE - รหัสสมาชิก A5, แพ็คเกจ F896 (31 มม.)
- Cyclone V SX - รหัสสมาชิก C5, แพ็คเกจ F896 (31 มม.)
- Cyclone V ST - รหัสสมาชิก D5, แพ็คเกจ F896 (31 มม.)
หากต้องการแก้ไขปัญหานี้ ให้เปลี่ยนภาพ SFL เริ่มต้นจากโรงงานเดิมสําหรับอุปกรณ์ที่ได้รับผลกระทบด้วยภาพที่แก้ไขแล้วโดยทําตามขั้นตอนต่อไปนี้
- ดาวน์โหลด ไฟล์ต่อไปนี้และ Unzip มัน คุณสามารถหาภาพ SFL เริ่มต้นที่แก้ไขได้, sfl_enhanced_01_02d120dd.sof
- เปิด ตําแหน่งภาพ SFL เริ่มต้นจากโรงงานในโรงงาน
- ซอฟต์แวร์ Intel Quartus Prime : ไดเรกทอรี /quartus/common/devinfo/programmer
- โปรแกรมเมอร์ซอฟต์แวร์ Intel Quartus Prime แบบสแตนด์อโลน: /qprogrammer/common/devinfo/programmer
- ค้นหา sfl_enhanced_01_02d120dd.sof ในไดเรกทอรีและ แทนที่ ด้วยภาพ SFL ที่แก้ไขแล้ว