เนื่องจากปัญหาในภาพ SFL เริ่มต้นจากโรงงานในซอฟต์แวร์ Quartus® Prime พิน I/O (GPIO) วัตถุประสงค์ทั่วไปบางตัวจะขับเคลื่อนต่ําเมื่อเขียนโปรแกรมอุปกรณ์กําหนดค่าซีเรียลด้วยไฟล์การกําหนดค่าทางอ้อม JTAG (.jic) ในตัวแปรต่อไปนี้ของอุปกรณ์ Cyclone® V SoC:
- Cyclone V SE - รหัสสมาชิก A5, Package F896 (31 มม.)
- Cyclone V SX - รหัสสมาชิก C5, Package F896 (31 มม.)
- Cyclone V ST - รหัสสมาชิก D5, Package F896 (31 มม.)
เพื่อหลีกเลี่ยงปัญหานี้ แทนที่ภาพ SFL เริ่มต้นจากโรงงานเดิมสําหรับอุปกรณ์ที่ได้รับผลกระทบด้วยภาพที่ได้รับการแก้ไขโดยทําตามขั้นตอนต่อไปนี้
- ดาวน์โหลด ไฟล์ต่อไปนี้และ คลายซิป คุณสามารถค้นหาภาพ SFL เริ่มต้นที่แก้ไขได้ sfl_enhanced_01_02d120dd.sof
- เปิด ตําแหน่งที่ตั้งภาพ SFL เริ่มต้นจากโรงงาน
- ซอฟต์แวร์ Quartus® Prime : ไดเรกทอรี <install>/quartus/common/devinfo/programmer
- Quartus® Prime Software Programmer แบบสแตนด์อโลน: ไดเรกทอรี <install>/qprogrammer/common/devinfo/programmer
- ค้นหา sfl_enhanced_01_02d120dd.sof ในไดเรกทอรีและ แทนที่ ด้วยภาพ SFL ที่ถูกต้อง
ปัญหานี้ได้รับการแก้ไขแล้วตั้งแต่ซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 19.1 อย่างไรก็ตาม ซอฟต์แวร์ Quartus® Prime Standard Edition ยังคงได้รับผลกระทบจากปัญหานี้ ใช้การแก้ไขปัญหาข้างต้นเมื่อใช้เครื่องมือเขียนโปรแกรม Quartus® Prime Standard Edition หรือใช้เครื่องมือโปรแกรมเมอร์ Quartus® Prime Pro Edition เวอร์ชัน 19.1 และใหม่กว่าแทน ซอฟต์แวร์ Quartus® Prime Standard Edition จะได้รับการปรับปรุงในเวอร์ชันในอนาคต