ID บทความ: 000075004 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 31/01/2019

ทําไมพิน GPIO บางตัวถึงต่ําในระหว่างการตั้งโปรแกรม JIC ในอุปกรณ์ Cyclone® V SoC

สิ่งแวดล้อม

  • Intel® Quartus® Prime Lite Edition
  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในภาพ SFL เริ่มต้นจากโรงงานในซอฟต์แวร์ Intel® Quartus® Prime พิน I/O (GPIO) อเนกประสงค์บางตัวจะอยู่ในระดับต่ําเมื่อตั้งโปรแกรมอุปกรณ์กําหนดค่าแบบอนุกรมด้วยไฟล์กําหนดค่าทางอ้อม JTAG (.jic) ในอุปกรณ์ Cyclone® V SoC รุ่นต่อไปนี้:

    • Cyclone V SE - รหัสสมาชิก A5, แพ็คเกจ F896 (31 มม.)
    • Cyclone V SX - รหัสสมาชิก C5, แพ็คเกจ F896 (31 มม.)
    • Cyclone V ST - รหัสสมาชิก D5, แพ็คเกจ F896 (31 มม.)
    ความละเอียด

    หากต้องการแก้ไขปัญหานี้ ให้เปลี่ยนภาพ SFL เริ่มต้นจากโรงงานเดิมสําหรับอุปกรณ์ที่ได้รับผลกระทบด้วยภาพที่แก้ไขแล้วโดยทําตามขั้นตอนต่อไปนี้

    1. ดาวน์โหลด ไฟล์ต่อไปนี้และ Unzip มัน  คุณสามารถหาภาพ SFL เริ่มต้นที่แก้ไขได้, sfl_enhanced_01_02d120dd.sof
    2. เปิด ตําแหน่งภาพ SFL เริ่มต้นจากโรงงานในโรงงาน
      • ซอฟต์แวร์ Intel Quartus Prime : ไดเรกทอรี /quartus/common/devinfo/programmer
      • โปรแกรมเมอร์ซอฟต์แวร์ Intel Quartus Prime แบบสแตนด์อโลน: /qprogrammer/common/devinfo/programmer
    3. ค้นหา sfl_enhanced_01_02d120dd.sof ในไดเรกทอรีและ แทนที่ ด้วยภาพ SFL ที่แก้ไขแล้ว

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 3 ผลิตภัณฑ์

    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้