ID บทความ: 000074993 ประเภทข้อมูล: ข้อมูลผลิตภัณฑ์และเอกสารประกอบ การตรวจสอบครั้งล่าสุด: 10/12/2014

ฉันจะกําหนดค่าคุณสมบัติ Auto_Negotiation ของคอร์ IP อีเธอร์เน็ตความเร็วสามเท่าเมื่อใช้โหมด SGMII อย่างไร

สิ่งแวดล้อม

    ซอฟต์แวร์ Intel® Quartus® II
    อีเธอร์เน็ต
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

คุณควรตั้งค่า 0 เป็นทั้ง AUTO_NEGOTIATION_ENABLE และ USE_SGMII_AN ลงทะเบียน ของฟังก์ชัน MegaCore® อีเธอร์เน็ตความเร็วสามเท่าเพื่อปิดคุณสมบัติการต่อรองอัตโนมัติ SGMII

 

 

 

ความละเอียด

หากต้องการเปิดคุณสมบัติ SGMII Auto-Negotiation คุณควรตั้งค่า 1 เป็นทั้งการลงทะเบียน AUTO_NEGOTIATION_ENABLE และ USE_SGMII_AN สําหรับรายละเอียดเพิ่มเติมเกี่ยวกับการกําหนดค่า SGMII โปรดดูระบบอีเธอร์เน็ตความเร็วสามตัวที่มาพร้อมกับส่วน SGMII ของคู่มือผู้ใช้ฟังก์ชันเมก้าคอร์อีเธอร์เน็ตความเร็วสามเท่า (PDF)

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 32 ผลิตภัณฑ์

Intel® Arria® 10 SX SoC FPGA
Cyclone® III FPGA
Arria® II GZ FPGA
Arria® II GX FPGA
Intel® Stratix® 10 SX SoC FPGA
Arria® V GX FPGA
Cyclone® III LS FPGA
Arria® V GZ FPGA
Cyclone® V E FPGA
Stratix® V GX FPGA
Cyclone® V ST SoC FPGA
Stratix® II FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Cyclone® V GX FPGA
Stratix® III FPGA
Stratix® II GX FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Stratix® IV E FPGA
Cyclone® V SE SoC FPGA
Stratix® V E FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Arria® V GT FPGA
Intel® Stratix® 10 GX FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้