ID บทความ: 000074626 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/12/2017

"ข้อผิดพลาด (175001): Fitter ไม่สามารถวางพินได้" เมื่อใช้มาตรฐาน 2.5V LVCMOS I/O ใน Stratix 10

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นข้อผิดพลาดที่พอดีเมื่อใช้คุณสมบัติมาตรฐาน 2.5V LVCMOS I/O ใน Stratix® 10

    ความละเอียด

    เพื่อหลีกเลี่ยงข้อผิดพลาดที่เหมาะสม ให้เพิ่มการบ้านด้านล่างในไฟล์ Quartus Prime Settings (.qsf):

    ชื่อ set_instance_assignment USE_AS_3V_GPIO ON -to

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้