ID บทความ: 000074548 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/04/2016

เหตุใดการจําลองจึงล้มเหลวสําหรับ Hard IP สําหรับ PCI Express เมื่อเปิดใช้งาน CVP

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
    PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

โมเดลการจําลองสําหรับ Hard IP สําหรับ PCI Express ไม่ทํางานอย่างถูกต้องเมื่อ CvP ถูกเปิดใช้งานภายในซอฟต์แวร์ Quartus® II หากคุณพยายามเรียกใช้งานการทดสอบการจําลองด้วยการเปิดใช้งาน CvP เทสเบนช์จะล้มเหลว

ความละเอียด

ไม่มีแผนที่จะแก้ไขปัญหานี้

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 15 ผลิตภัณฑ์

Stratix® V GS FPGA
Arria® V GZ FPGA
Cyclone® V GX FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Intel® Arria® 10 GT FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Stratix® V GT FPGA
Arria® V GT FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 SX SoC FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้