ID บทความ: 000074497 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 12/09/2012

การรองรับ ASI IP Cyclone IV EP4CGX22 หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไม่รองรับตามคู่มือผู้ใช้ ASI, EP4CGX15 และ EP4CGX30 เนื่องจาก EP4CGX22 เป็นอุปกรณ์เสมือนของ EP4CGX30 ดังนั้น EP4CGX22 จึงไม่รองรับ IP ASI เช่นกัน

 

คุณจะได้รับข้อผิดพลาดต่อไปนี้เมื่อคอมไพล์ IP ASI ใน EP4CGX22

 

ข้อผิดพลาด: ความถี่ TX PCS ภายในและ/หรือการจํากัดสัญญาณนาฬิกา PLD ถูกละเมิดเมื่ออัตราข้อมูลที่มีประสิทธิภาพมีค่า '1350.0 Mbps' บนโหนด 'tr_asi_tx:tr_asi_tx_inst|asi_megacore_top:asi_megacore_top_inst|asi_transmit:asi_tx_gen.u_tx|c4gxb_tx_1port_1350_10bit:u_c4gxb_tx.u_gxb|alt_c3gxb: alt_c3gxb_component|alt_c3gxb_6hj4:auto_generated|transmit_pma0'  การตั้งค่าแชนแนล TX ปัจจุบันมีดังนี้: Serializer divide-by factor มีค่า '10' คําแนะนําโปรโตคอลมีค่าเป็น 'พื้นฐาน' โหมด Use Double Data มีค่าเป็น 'false' และ Enable PCI-Express Hard IP (HIP) มีค่า 'false' บนโหนด 'tr_asi_tx:tr_asi_tx_inst|asi_megacore_top: asi_megacore_top_inst|asi_transmit:asi_tx_gen.u_tx|c4gxb_tx_1port_1350_10bit:u_c4gxb_tx.u_gxb|alt_c3gxb:alt_c3gxb_component|alt_c3gxb_6hj4:auto_generated|transmit_pcs0'

ความละเอียด

เราจะอัปเดตคู่มือผู้ใช้ ASI เพื่อระบุว่าไม่รองรับ EP4CGX22

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

Cyclone® IV GX FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้