ID บทความ: 000074352 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 08/09/2017

ข้อผิดพลาด (175006): ไม่พบพาธระหว่างพินต้นทางและไดรเวอร์นาฬิกาทั่วโลก

สิ่งแวดล้อม

  • IP เอฟพีจีเอ Intel® ALTCLKCTRL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    คุณอาจเห็นข้อความแสดงข้อผิดพลาดนี้ในซอฟต์แวร์ Intel® Quartus® Prime เมื่อกําหนดเป้าหมายอุปกรณ์ Intel® Arria® 10 และคุณได้เชื่อมต่อพอร์ต IP inclk Clock Control Block (ALTCLKCTRL) ไปยังพินอินพุตสัญญาณนาฬิกาเฉพาะซึ่งแตกต่างจาก การแมปพินในอุปกรณ์ Arria 10

    ความละเอียด

    ตรวจสอบให้แน่ใจว่า ALTCLKCTRL รวมอยู่ในพินอินพุตสัญญาณนาฬิกาเฉพาะที่ถูกต้องเหมือนกับในการแมปพินในอุปกรณ์ Intel® Arria® 10

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้