ID บทความ: 000074340 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 17/10/2011

สัญญาณที่ล็อกด้วย CDR อาจไม่เสถียรเมื่อใช้โหมด Looplock แบบอนุกรมเมื่อทําการจําลอง IP PHY แบบกําหนดเองสําหรับStratix V

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • การจำลองแบบ
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เมื่อคุณจําลอง IP PHY แบบกําหนดเอง สัญญาณ CDR locked อาจจะไม่เสถียรเมื่อใช้โหมด Serial Loopยาย

    ความละเอียด

    ปิดใช้งานโหมด Loopยานซีเรียลและใช้ลูปแท็กอนุกรมภายนอก ในเทสติเบนช์

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Stratix® V FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้