ID บทความ: 000074298 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 14/09/2011

ข้อมูลจําเพาะอัตราสัญญาณนาฬิกาลดลงสําหรับคอลัมน์และแถว I/Os

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เริ่มด้วย Quartus ซอฟต์แวร์ II เวอร์ชั่น 10.0 SP1 ข้อมูลจําเพาะอัตราสัญญาณนาฬิกาสําหรับคอลัมน์และแถว I/O จะลดลง ตั้งแต่ 150MHz ถึง 133MHz สําหรับคอร์ IP DDR2 เต็มอัตราบน Cyclone IV อุปกรณ์ E I8L พร้อม vcc=1.0V ข้อมูลจําเพาะที่ลดลงนี้คือ เนื่องจากการเปลี่ยนแปลงที่เกี่ยวข้องกับโมเดลเวลาขั้นสุดท้าย

    ปัญหานี้มีผลต่อการกําหนดค่าทั้งหมด

    อัตราสัญญาณนาฬิกาสูงสุดสําหรับคอลัมน์และแถว I/O จะลดลง

    ความละเอียด

    ห้ามใช้แกน IP กับคอลัมน์และแถว I/Os ที่มากกว่า 133MHz ในโหมดอัตราเต็มบนอุปกรณ์ Cyclone IV E I8L พร้อม vcc=1.0V

    ออกแบบโดยใช้อุปกรณ์ Cyclone IV E I8L กับ vcc=1.0V ด้วย DDR2 SDRAM เต็มอัตราที่ 150MHz (ข้อมูลจําเพาะอัตราสัญญาณนาฬิกาก่อนหน้า) ซึ่งผ่านการกําหนดเวลาในซอฟต์แวร์ Quartus II เวอร์ชั่น 10.0SP1 และ ในภายหลังควรทํางานต่อไป ตราบเท่าที่คุณเติมข้อมูลอย่างถูกต้อง แผงการตั้งค่าบอร์ดใน MegaWizard และคุณป้อนอย่างถูกต้อง โมเดลติดตามบอร์ดที่แสดงถึงระบบใน Pin Planner

    ปัญหานี้จะไม่ได้รับการแก้ไข

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Cyclone® IV FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้