ID บทความ: 000074221 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 28/11/2016

ฉันสามารถจัดวางช่องสัญญาณตัวรับส่งสัญญาณแบบผูกมัดไว้อย่างไม่ติดขัดในอุปกรณ์รับส่งสัญญาณ Stratix V และ Arria GZ ได้หรือไม่

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

ไม่ คุณไม่สามารถจัดวางช่องสัญญาณตัวรับส่งสัญญาณแบบผูกติดไว้อย่างไม่ติดขัดในอุปกรณ์รับส่งสัญญาณ Stratix® V และ Arria® V GZ

เพื่อการดําเนินการที่ถูกต้อง การจัดวางช่องสัญญาณผูกมัดต้องอยู่ติดกันภายในธนาคารผู้รับส่งสัญญาณ

ตัวอย่างต่อไปนี้แสดงการกําหนดค่าแชนเนลแบบผูกมัดที่ผิดกฎหมาย

ตัวอย่างที่ 1: ผิดกฎหมายห้าช่องสัญญาณ ATX PLL อินเตอร์เฟซแบบนาฬิกาถูกเชื่อมต่อเข้ากับช่องสัญญาณที่ไม่ได้ผูกมัด

  • GXB_[Tx,Rx]_[L,R][5,11,17,23] = ช่องสัญญาณอินเตอร์เฟซแบบผูกมัด 1
  • GXB_[Tx,Rx]_[L,R][4,10,16,22] = ช่องสัญญาณอินเตอร์เฟซแบบผูกมัด 0
  • GXB_[Tx,Rx]_[L,R][3,9,15,21] = ช่องสัญญาณอินเตอร์เฟซแบบผูกมัด 2
  • GXB_[Tx,Rx]_[L,R][2,8,14,20] = ช่องสัญญาณที่ไม่ได้ผูกมัด
  • GXB_[Tx,Rx]_[L,R][1,7,13,19] = ช่องสัญญาณอินเตอร์เฟซแบบผูกมัด 3
  • GXB_[Tx,Rx]_[L,R][0,6,12,18] = ช่องสัญญาณอินเตอร์เฟซแบบผูกมัด 4

ตัวอย่างที่ 2: ผิดกฎหมายห้าแชนเนลอินเทอร์เฟซ CMU PLL แบบนาฬิกาถูกแทรกแซงด้วย CMU PLL ของตัวเอง

  • GXB_[Tx,Rx]_[L,R][5,11,17,23] = ช่อง 4
  • GXB_[Tx,Rx]_[L,R][4,10,16,22] = ใช้เป็น CMU
  • GXB_[Tx,Rx]_[L,R][3,9,15,21] = ช่อง 3
  • GXB_[Tx,Rx]_[L,R][2,8,14,20] = ช่อง 2
  • GXB_[Tx,Rx]_[L,R][1,7,13,19] = ช่อง 0
  • GXB_[Tx,Rx]_[L,R][0,6,12,18] = ช่อง 1

คุณต้องใช้ ATX PLL เพื่อใช้งานอินเตอร์เฟซแบบผูกมัดช่องสัญญาณ 5 หรือ 6

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้