ปัญหาสำคัญ
Gen1 × IP Compiler สําหรับรูปแบบ IP ฮาร์ด PCI Express ที่ ตั้งเป้าไว้ที่ความถี่นาฬิการองรับอุปกรณ์ Stratix V GX 125 MHz เท่านั้น อย่างไรก็ตาม ตารางที่ 4-1 ใน คู่มือผู้ใช้ PCI Express Compiler แสดงว่าไม่ถูกต้อง นาฬิกานี้ยังสามารถมีความถี่ 62.5 MHz และ PCI Express parameter editor ช่วยให้สามารถเลือก 62.5 MHz หรือ 125 MHz สําหรับ นาฬิกานี้
รูปแบบ IP คอมไพเลอร์ Gen1 × PCI Express ทั้งหมดที่ใช้เป้าหมาย อุปกรณ์ Stratix V GX
สําหรับรูปแบบเหล่านี้ ให้เลือกความถี่นาฬิกาแอปพลิเคชัน 125 MHz ในตัวแก้ไขพารามิเตอร์คอมไพเลอร์ PCI Express
ปัญหานี้ไม่เกี่ยวข้องในเวอร์ชั่น 11.0 ของ IP Compiler สําหรับ PCI Express และ IP Compiler สําหรับคู่มือผู้ใช้ PCI Express Compiler อีกต่อไป การสนับสนุนอุปกรณ์ Stratix V ถูกย้ายไปที่ Stratix V Hard IP สําหรับ PCI Express และ Stratix V Hard IP สําหรับคู่มือผู้ใช้ PCI Express
ที่จริงแล้ว Stratix V Hard IP สําหรับ PCI Express รองรับทั้งความถี่แอปพลิเคชัน 125 MHz และความถี่แอปพลิเคชัน 62.5 MHz และข้อเท็จจริงนี้จัดทําเป็นเอกสารอย่างถูกต้องในเวอร์ชั่น 11.0 ของ Stratix V Hard IP สําหรับคู่มือผู้ใช้ PCI Express