ID บทความ: 000074176 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 21/04/2021

ข้อผิดพลาด(18515): พยายามกําหนดเส้นทางหนึ่งพิน refclk เฉพาะ xxx ไปยัง IOPLs ในการป้อน x IOPLs สัญญาณนี้ต้องโปรโมทเป็นนาฬิกาทั่วโลก

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ข้อผิดพลาดนี้อาจพบได้ในซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 17.1 และใหม่กว่าเมื่อ IOPL หลายตัวถูกขับเคลื่อนโดยตรงด้วยนาฬิกาอ้างอิงเฉพาะในอุปกรณ์ Intel® Stratix® 10 เครื่อง

    ความละเอียด

    เพื่อหลีกเลี่ยงข้อผิดพลาดนี้ ให้โปรโมทนาฬิกาอ้างอิงเป็นนาฬิกาทั่วโลกด้วยข้อจํากัดการลอยตัวในไฟล์ Quartus Settings (.qsf)

    set_instance_assignment -name GLOBAL_SIGNAL GLOBAL_CLOCK -to xxx

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้