ID บทความ: 000074159 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 09/11/2011

ไม่สามารถจําลองการต่อรองอัตราอัตราอัตโนมัติสําหรับอัตราสายบางส่วนในรุ่น CPRI IP Core VHDL ที่กําหนดเป้าหมายอุปกรณ์ Arria II GZ และ Stratix IV GX

สิ่งแวดล้อม

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

ปัญหาสำคัญ

คำอธิบาย

หากคุณสร้างโมเดลการจําลอง VHDL สําหรับ CPRI MegaCore ของคุณ ฟังก์ชันที่มุ่งเป้าไปยังArria II GZ หรืออุปกรณ์ Stratix IV GX คุณ ไม่สามารถใช้เพื่อจําลองการต่อรองอัตราอัตโนมัติระหว่างทั้งสอง อัตราสาย CPRI ที่ 614.4 Mbps และ 1228.8 Mbps

ปัญหานี้มีผลต่อการจําลองฟังก์ชัน CPRI MegaCore ทั้งหมด VHDL รุ่นที่มีการต่อรองอัตราอัตโนมัติที่เปิดใช้งานเป้าหมายArria II GZ หรืออุปกรณ์ IV GX Stratix

ปัญหานี้มีผลต่อการจําลองเท่านั้น

ความละเอียด

ปัญหานี้ไม่มีวิธีแก้ไขปัญหา การจําลองการต่อรองอัตราอัตโนมัติ ระหว่างอัตราสาย CPRI สองอัตราที่ 614.4 Mbps และ 1228.8 Mbps ให้สร้าง และจําลองโมเดลการจําลอง Verilog HDL

ปัญหานี้ได้รับการแก้ไขในเวอร์ชัน 11.1 ของฟังก์ชัน CPRI MegaCore

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 2 ผลิตภัณฑ์

Stratix® IV FPGA
Arria® II FPGA

1

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทําขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรพึ่งพาความสมบูรณ์หรือความถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคําแปล เวอร์ชันภาษาอังกฤษจะมีผลบังคับและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้