ปัญหาสำคัญ
เนื่องจากปัญหากับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.1 และ 20.2 การออกแบบที่มุ่งเป้าไปที่อุปกรณ์ Intel Agilex® 7 FPGA ที่มีลักษณะดังต่อไปนี้จะไม่สามารถกําหนดค่า:
- การออกแบบประกอบด้วย Hard Processor System (HPS)
- ใช้ออสซิเลเตอร์ภายในเป็นแหล่งสัญญาณนาฬิกาที่กําหนดค่าหรือ
- ใช้นาฬิกาภายนอก (OSC_CLK_1) เป็นแหล่งกําหนดค่านาฬิกา (ด้วยอุปกรณ์เกรดความเร็ว -3)
ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Pro Edition เวอร์ชั่น 20.3
ในการแก้ไขปัญหานี้ ให้อัปเดตเฟิร์มแวร์ตัวจัดการอุปกรณ์ล่าสุดสําหรับซอฟต์แวร์ Intel® Quartus® Prime Pro Edition 21.1/21.2/21.3/21.4/22.1/22.2/22.3
เฟิร์มแวร์ตัวจัดการอุปกรณ์เวอร์ชั่นล่าสุดมีให้ดาวน์โหลดจากลิงก์ต่อไปนี้:
เฟิร์มแวร์อุปกรณ์ล่าสุดสําหรับอุปกรณ์ FPGA Intel Agilex® และอุปกรณ์ Intel® Stratix® 10 คืออะไร