ID บทความ: 000074147 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 05/10/2020

มีปัญหาที่ทราบเกี่ยวกับค่า RLC ต่อพินในไฟล์ IBIS ที่สร้างขึ้นในซอฟต์แวร์ Quartus® Prime Pro Edition สําหรับอุปกรณ์ Stratix®10 MX หรือไม่

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    ได้ เนื่องจากปัญหาที่ทราบกันในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 20.3 และรุ่นก่อนหน้า เมื่อสร้างไฟล์ IBIS สําหรับ Stratix®อุปกรณ์ความหนาแน่น 10 MX 1650 และ 2100 ในแพ็คเกจ UF55 พร้อม "พิมพ์ต่อพิน RLC รูปแบบแพ็คเกจที่เปิดใช้งานร่วมกัน" ซึ่งเปิดใช้งานตัวเลือก R-value ต่อพินในไฟล์ .ibs ที่สร้างขึ้นไม่ถูกต้อง

    ความละเอียด

    ดาวน์โหลดไฟล์ที่แนบมาเพื่อรับค่า RLC ต่อพินที่ถูกต้องสําหรับอุปกรณ์ความหนาแน่น 1650 MX 1650 และ 2100 Stratix®ในแพ็คเกจ UF55

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 MX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้