ID บทความ: 000074051 ประเภทข้อมูล: การติดตั้งและตั้งค่า การตรวจสอบครั้งล่าสุด: 20/03/2019

พอร์ตข้อมูลจะไม่เชื่อมต่อกับรีจิสเตอร์ ALTDDIO แต่อัตราข้อมูลถูกตั้งค่าเป็นสองเท่าของอัตราการส่งข้อมูล

สิ่งแวดล้อม

  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชัน 18.1 และรุ่นก่อนหน้า คุณอาจเห็นข้อความแสดงข้อผิดพลาดนี้หากคุณเปิดใช้งาน I/O Timing Constrainer ในเชลล์คําสั่ง NIOS® II ทั้งนี้เนื่องจากคุณมี Intel® FPGA IP LVDS แบบอ่อนในการออกแบบของคุณ และ I/O Timing Constrainer ไม่สามารถทํางานที่อัตราการส่งข้อมูลเป็นสองเท่า

    ความละเอียด

    เพื่อหลีกเลี่ยงปัญหานี้ เขียน constraint ใน <project>.sdc แทนที่จะใช้ I/O Timing Constrainer ในเชลล์คําสั่ง NIOS® II

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    อุปกรณ์ที่ตั้งโปรแกรมได้ Intel®

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้