ID บทความ: 000073959 ประเภทข้อมูล: ข้อความแสดงข้อผิดพลาด การตรวจสอบครั้งล่าสุด: 06/12/2018

ข้อผิดพลาด (175022): ไม่สามารถวาง HSSI_RSFEC_PLD_ADAPT ไว้ในตําแหน่งใดๆ เพื่อตอบสนองความต้องการในการเชื่อมต่อได้

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • ตัวรับส่งสัญญาณ Stratix® 10 E-Tile Native PHY
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากปัญหาในซอฟต์แวร์ Quartus® Prime Pro Edition เวอร์ชัน 18.1.1 และเร็วๆ นี้ มีบล็อก RS-FEC 6 บล็อกใน Stratix®10 FPGA ตระกูลอุปกรณ์ E-Tile และบล็อก RS-FEC แต่ละช่องแบ่งปัน 4 ช่องสัญญาณ มี 6 ช่องสัญญาณทั้งหมด (1 ช่องสัญญาณต่อบล็อก RS-FEC) ใน E-Tile ซึ่งใช้ในการจัดการข้อมูล AVMM2 RS-FEC ช่องสัญญาณเหล่านี้คือ 3, 7, 11, 15, 19 และ 23 หากช่องสัญญาณใดๆ เหล่านี้ได้รับการสร้างอินสแตนซ์ในโหมดที่ไม่ใช่ FEC ใน IP และช่องสัญญาณอื่นๆ ภายในบล็อก RS-FEC เดียวกันนั้นสร้างอินสแตนซ์ด้วย RS-FEC ใน IP แยกต่างหาก จะส่งผลให้เกิดข้อผิดพลาด fitter

    ความละเอียด

    ขณะนี้ยังไม่มีวิธีการแก้ไขปัญหานี้

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Stratix® 10 FPGA และ SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้