ID บทความ: 000073955 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 22/10/2020

ทําไมต้องเป็น UART1 RTS_Nและ UART1 CTS ขาดหายไปในพอร์ตที่ส่งออกบน Intel® Arria® 10 HPS Dedicated I/O?

สิ่งแวดล้อม

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    ปัญหาสำคัญ

    คำอธิบาย

    เนื่องจากปัญหาในเวอร์ชันซอฟต์แวร์ Intel® Quartus® Prime Edition คุณไม่สามารถกําหนดการมอบหมายพิน UART ด้านล่างบน Intel® Arria® I/O เฉพาะ 10 HPS

    13:UART1:RTS_N

    14:UART1:CTS_N

    16:UART1:TX

    17:UART1:RX

    ความละเอียด

    ใช้การบ้านพินทางเลือกด้านล่างเพื่อแก้ไขปัญหานี้ในเวอร์ชันซอฟต์แวร์ Intel® Quartus® Prime Pro/Standard Edition

    12:UART1 Tx

    13:UART1:RTS_N

    14:UART1:CTS_N

    15:UART1:RX

    อย่างไรก็ตาม หากคุณไม่สามารถมอบหมายงานข้างต้นได้ ให้ทําตามขั้นตอนด้านล่าง

    1. สร้างการออกแบบบน Platform Designer ด้วยการกําหนดพิน UART ด้านล่างบน HPS Dedicated I/O และสร้าง RTL

    12:UART1 Tx

    13:UART1:RTS_N

    14:UART1:CTS_N

    15:UART1:RX

    16:ไม่มี

    17:ไม่มี

    2. คอมไพล์การออกแบบบน Quartus

    3. เปิด hps_isw_handoff/hps.xml

    พิน 12 และ 15 อัปเดตเป็น NONE พิน 16 และ 17 ได้รับการอัปเดตเป็น UART1 TX และ UART1 Rx ข้อความตัวหนาทั้งหมดจะได้รับการอัปเดต






    พินที่ไม่ได้ใช้























    พินที่ไม่ได้ใช้






















    ปัญหานี้จะได้รับการแก้ไขในซอฟต์แวร์ Intel® Quartus® Prime Edition ในอนาคต

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 1 ผลิตภัณฑ์

    Intel® Arria® 10 SX SoC FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้