เนื่องจากปัญหากับซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชั่น 19.1 เป็นต้นไป คุณอาจได้รับข้อผิดพลาดที่กล่าวถึงข้างต้นเมื่อสร้างเบนช์ทดสอบสําหรับการจําลองสําหรับการออกแบบNios® IIใน Platform Designer
หากต้องการแก้ไขปัญหานี้ ไปที่ C:/intelFPGA/19.1/ip/altera/nios2_ip/altera_nios2_gen2/altera_nios2_unit_hw.tcl และแสดงความคิดเห็นด้านล่างบรรทัด:
add_fileset_file "cadence/altera_nios2_gen2_rtl_module.sv" SYSTEM_VERILOG PATH "$NIOS_ENCRYPTED/cadence/altera_nios2_gen2_rtl_module.sv" "CADENCE_SPECIFIC"
SYSTEM_VERILOG PATH altera_nios2_gen2_rtl_module "$NIOS_ENCRYPTED/altera_nios2_gen2_rtl_module.sv" add_fileset_file "$NIOS_ENCRYPTED/altera_nios2_gen2_rtl_module.sv" "SYNOPSYS_SPECIFIC"
ปัญหานี้แก้ไขได้ด้วยซอฟต์แวร์ Intel® Quartus® Prime Standard Edition เวอร์ชั่น 21.1