ID บทความ: 000073793 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 11/09/2012

มูลค่าของคุณสมบัติคงที่BurstBehavior ในคอนโทรลเลอร์ DDR3 SDRAM ของฉันกับ UniPHY คืออะไร

สิ่งแวดล้อม

BUILT IN - ARTICLE INTRO SECOND COMPONENT
คำอธิบาย

อินเทอร์เฟซ Avalon Memory-Mapped มีคุณสมบัติคงที่BurstBehavior ซึ่งประกาศว่าต้นแบบ/สเลฟควรจัดการกับที่อยู่และสัญญาณต่อเนื่องอย่างไร เมื่อตั้ง ConstantBurstBehavior เป็นจริง ที่อยู่และปริมาณมากจะต้องมีความเสถียรตลอดการบิน เมื่อ ConstantBurstBehavior ถูกตั้งค่าเป็นเท็จ ที่อยู่และปริมาณมากจะถูกสุ่มตัวอย่างบนทรานแซคชันแรกของการทรานแซคชันต่อเนื่อง เพื่อไม่ให้สําคัญว่าที่อยู่และจํานวนเต็มเปลี่ยนแปลงระหว่างธุรกรรมต่อเนื่องทั้งหมดของการทรานแซคชันต่อเนื่องทั้งหมดหรือไม่

คอนโทรลเลอร์ที่ใช้ UniPHY มีการตั้งค่า ConstantBurstBehavior เป็นเท็จและกําหนดให้ที่อยู่ (avl_addr) และ burstcount (avl_size) ยังคงมีเสถียรภาพในระหว่างทรานแซคชันแรกของการส่งข้อมูล

ผลิตภัณฑ์ที่เกี่ยวข้อง

บทความนี้จะนำไปใช้กับ 9 ผลิตภัณฑ์

Arria® V GX FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® III FPGA

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้