ID บทความ: 000073738 ประเภทข้อมูล: การแก้ไขปัญหา การตรวจสอบครั้งล่าสุด: 27/09/2016

ทําไมการกําหนดมาตรฐาน I/O มีผลต่อแรงดันไฟฟ้า VCCIO ของธนาคารใกล้เคียงที่ไม่ได้ใช้

สิ่งแวดล้อม

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    คำอธิบาย

    เนื่องจากข้อผิดพลาดในรายงานที่เหมาะสม การกําหนดมาตรฐาน I/O จะส่งผลกระทบต่อแรงดันไฟฟ้า VCCIO ของธนาคารที่ไม่ได้ใช้ที่อยู่ติดกันในอุปกรณ์ Stratix® V ภายใต้เงื่อนไขต่อไปนี้ทั้งหมด:

    - มาตรฐาน I/O ตั้งต้นคือ 3.3V
    - กําหนดมาตรฐาน I/O ที่ต้องใช้ VCCPD 2.5V ให้กับธนาคาร I/O
    - ธนาคาร I/O ข้างต้นแบ่งปัน VCCPD กับธนาคาร I/O ที่อยู่ติดกัน
    - ไม่ได้ใช้ธนาคาร I/O ที่ติดกันข้างต้น

    ในกรณีนี้ แรงดันไฟฟ้า VCCIO ของธนาคาร I/O ที่ติดกันที่ไม่ได้ใช้แสดง 1.2V ในรายงาน Fitter โดยไม่คาดคิด

    ตัวอย่างเช่น หากคุณกําหนดมาตรฐาน I/O 2.5V ให้กับธนาคาร I/O 7A และ 7B เมื่อมาตรฐาน I/O ตั้งต้นคือ 3.3V และไม่มีการใช้มาตรฐาน I/O 7C และ 7D แรงดันไฟฟ้า VCCIO ของ 7C และ 7D จะแสดง 1.2V ในรายงานความพอดี

    เนื่องจากนี่เป็นเพียงข้อผิดพลาดของรายงานที่เหมาะสม คุณสามารถละเลยรายงานและจัดหาแรงดันไฟฟ้าที่เหมาะสมได้

    ความละเอียด

    ปัญหานี้ได้รับการแก้ไขในซอฟต์แวร์ Quartus® II เวอร์ชั่น 13.0

    ผลิตภัณฑ์ที่เกี่ยวข้อง

    บทความนี้จะนำไปใช้กับ 4 ผลิตภัณฑ์

    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Stratix® V E FPGA
    Stratix® V GX FPGA

    เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้