ภาพรวมรหัสแบบมีเงื่อนไขการประมวลผลของ Erratum สีขาวสำหรับโปรเซสเซอร์ Intel®

เอกสาร

ข้อมูลผลิตภัณฑ์และเอกสารประกอบ

000055650

11/02/2020

เริ่มต้นด้วยโปรเซสเซอร์ Intel® Core™รุ่นที่สองและโปรเซสเซอร์ซีรี่ส์ E3-1200 Intel® Xeon® (ชื่อรหัสเดิมคือ Sandy Bridge) และตระกูลโปรเซสเซอร์รุ่นใหม่กว่า Intel® core จะแนะนำโครงสร้างสถาปัตยกรรมจุลภาคที่เรียกว่าถอดรหัส (หรือที่เรียกอีกอย่างว่าบัฟเฟอร์การสตรีมที่ถอดรหัสหรือ dsb)

ถอดรหัสแคช ICache คำสั่ง, เรียกว่า micro-ops (μ ops), ออกมาจากไปป์ไลน์การถอดรหัสรุ่นเก่า. ในครั้งถัดไปที่โปรเซสเซอร์เข้าถึงรหัสเดียวกัน ICache ถอดรหัสช่วยให้μ ops โดยตรงเร่งการทำงานของโปรแกรม

ในโปรเซสเซอร์ Intel®บางรุ่นมี erratum (SKX102) ที่อาจเกิดขึ้นภายใต้สภาวะสถาปัตยกรรมที่ซับซ้อนที่เกี่ยวข้องกับคำสั่งทางลัดที่ครอบคลุมไปทั่วขอบเขต๖๔ไบต์ (เส้นข้าม)  การอัปเดต microcode (MCU) สามารถป้องกัน erratum นี้ได้

สำหรับข้อมูลเพิ่มเติมเกี่ยวกับ erratum นี้รวมถึงวิธีการรับ MCU และรายการลำดับหมายเลขตระกูลโปรเซสเซอร์/โปรเซสเซอร์ให้ดูที่ Mitigations สำหรับแอปรหัสแบบมีเงื่อนไขทางลัด(แนบอยู่ด้านล่าง)

หมาย เหตุ
  • ไม่มีชื่อผลิตภัณฑ์/Sku ทั้งหมดที่อยู่ภายใต้ชุดข้อมูลจะได้รับผลกระทบ  ตัวอย่างเช่นไม่ใช่ Sku ทั้งหมดภายใต้ Intel® Core™โปรเซสเซอร์ X ซีรี่ส์จะได้รับผลกระทบ  โปรดดูส่วน "โปรเซสเซอร์ที่ได้รับผลกระทบ" ในรูปแบบไฟล์ PDF ที่แนบมา
  • หากลิงก์ GitHub * ไม่มีข้อมูลที่จำเป็นสำหรับระบบของคุณให้ติดต่อผู้ผลิตระบบของคุณเพื่อขอการอัปเดตล่าสุด

Mitigations สำหรับแอปรหัสแบบมีเงื่อนไขทางลัด (PDF)PDF icon

ขนาดไฟล์: ๓๖๒ KB
วันที่: พฤศจิกายน๒๐๑๙

หมายเหตุ: ไฟล์ PDF จำเป็นต้องมีAdobe Acrobat Reader*