การออกแบบอ้างอิงหน่วยความจําภายนอก PCI* Express ไปยังภายนอก

แนะนําสําหรับ:

  • อุปกรณ์: Stratix® IV GX

  • อุปกรณ์: Arria® II GX

  • Quartus®: v10.1, v11.0

author-image

โดย

ภาพรวม

Intel นําเสนอการออกแบบอ้างอิงหน่วยความจําภายนอกแบบ PCI Express (PCIe*) ซึ่งสาธิตการทํางานของฟังก์ชัน MegaCore ที่ใช้ PCIe ที่มีคอนโทรลเลอร์หน่วยความจํา DDR2 หรือ DDR3 SDRAM การออกแบบนี้มาพร้อมอินเทอร์เฟซตัวอย่างระหว่างฟังก์ชัน MegaCore ที่ใช้ PCIe และหน่วยความจํา SDRAM 64 บิตภายนอก

การออกแบบอ้างอิง PCIe ไปยังหน่วยความจําภายนอกมีอยู่ในข้อความที่ชัดเจน Verilog HDL การออกแบบมีให้สําหรับโฟลว์การออกแบบ Platform Designer ซึ่งจัดการกระบวนการเชื่อมต่อส่วนประกอบแต่ละชิ้นโดยอัตโนมัติ นอกจากนี้ยังมีอยู่ในขั้นตอนการออกแบบ MegaWizard ซึ่งให้ความยืดหยุ่นมากขึ้นในการควบคุม Fabric เชื่อมต่อกัน

คุณสมบัติ

  • รองรับปลายทางที่ใช้ PCIe เพื่อเข้าถึงหน่วยความจําโดยตรง (DMA) อ่านและเขียนทรานส์
  • ใช้ฟังก์ชันเมก้าคอร์ทรัพย์สินทางปัญญา (IP) แบบแข็งที่ใช้ PCIe กับหนึ่งในตัวควบคุมหน่วยความจําต่อไปนี้:
    • ฟังก์ชันเมก้าคอร์คอนโทรลเลอร์ II SDRAM ประสิทธิภาพสูงสําหรับ DDR3
    • ฟังก์ชันเมก้าคอร์คอนโทรลเลอร์ประสิทธิภาพสูง DDR2 SDRAM
  • รองรับFPGAs IV GX Stratix® หรือ Arria® II GX ด้วยตัวรับส่งสัญญาณภายใน
  • รองรับ Platform Designer

สาธิตเทคโนโลยี Intel®

  • FPGAs IV GX Stratixด้วยเทคโนโลยีตัวรับส่งสัญญาณ
  • FPGAs II GX Arriaด้วยเทคโนโลยีตัวรับส่งสัญญาณ
  • ฟังก์ชันเมก้าคอร์ที่ใช้ PCIe
  • ฟังก์ชันเมก้าคอร์คอนโทรลเลอร์ II SDRAM ประสิทธิภาพสูง
  • ฟังก์ชันเมก้าคอร์คอนโทรลเลอร์ประสิทธิภาพสูง DDR2 SDRAM
  • เครื่องมือ Platform Designer

แผนภาพบล็อก

เนื้อหาในหน้านี้เป็นการผสมผสานระหว่างการแปลเนื้อหาต้นฉบับภาษาอังกฤษโดยมนุษย์และคอมพิวเตอร์ เนื้อหานี้จัดทำขึ้นเพื่อความสะดวกของคุณและเพื่อเป็นข้อมูลทั่วไปเท่านั้นและไม่ควรอ้างอิงว่าสมบูรณ์หรือถูกต้อง หากมีความขัดแย้งใด ๆ ระหว่างเวอร์ชันภาษาอังกฤษของหน้านี้กับคำแปล เวอร์ชันภาษาอังกฤษจะมีผลเหนือกว่าและควบคุม ดูเวอร์ชันภาษาอังกฤษของหน้านี้