สถานะ
Launched
วันที่วางจำหน่าย
Q2'19
การทำลวดลายวงจร
10 nm

แหล่งข้อมูล

Logic Elements (LE)
2692760
Adaptive Logic Modules (ALM)
912800
Adaptive Logic Module (ALM) Registers
3651200
Fabric and I/O Phase-Locked Loops (PLLs)
36
Maximum Embedded Memory
287 Mb
Digital Signal Processing (DSP) Blocks
8528
Digital Signal Processing (DSP) Format
Fixed Point (hard IP), Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
Hard Processor System (HPS)
Quad-core 64 bit Arm* Cortex*-A53
Hard Memory Controllers
ใช่
External Memory Interfaces (EMIF)
DDR4, QDR IV

ข้อมูลจำเพาะ I/O

Maximum User I/O Count
624
I/O Standards Support
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
Maximum LVDS Pairs
312
Maximum Non-Return to Zero (NRZ) Transceivers
24
Maximum Non-Return to Zero (NRZ) Data Rate
28.9 Gbps
Maximum Pulse-Amplitude Modulation (PAM4) Transceivers
12
Maximum Pulse-Amplitude Modulation (PAM4) Data Rate
57.8 Gbps
Transceiver Protocol Hard IP
PCIe Gen4, 10/25/100G Ethernet

เทคโนโลยีขั้นสูง

Hyper-Registers
ใช่
FPGA Bitstream Security
ใช่

ข้อมูลจำเพาะของแพ็คเกจ

Package Options
R2581A

ข้อมูลเสริม

URL ข้อมูลเพิ่มเติม