สถานะ
Launched
วันที่วางจำหน่าย
Q2'19
การยุติการผลิตที่คาดไว้
1
การทำลวดลายวงจร
10 nm
สภาวะการใช้งาน
Base Transceiver Station

แหล่งข้อมูล

Logic Element (LE)
2692760
อะแดปทีฟ ลอจิก โมดูล (ALM)
912800
รีจีสเตอร์ อะแดปทีฟ ลอจิก โมดูล (ALM)
3651200
เฟสล็อกลูปเนื้อผ้าและ I/O (PLL)
28
หน่วยความจำแบบฝังสูงสุด
287 Mb
หน่วยความจำแบนด์วิดท์สูงสูงสุด
1 GB
การประมวลผลสัญญาณดิจิทัล (DSP)
8528
รูปแบบการประมวลผลสัญญาณดิจิทัล (DSP)
Bfloat, Block Floating Point, Floating Point (hard IP), Multiply, Multiply and Accumulate, Variable Precision
ระบบโปรเซสเซอร์ที่แข็ง (HPS)
Quad-core 64 bit Arm* Cortex*-A53
บล็อกเข้ารหัสลับแบบฮาร์ด
1
คอนโทรลเลอร์หน่วยความจำแบบแข็ง
ใช่
อินเทอร์เฟซหน่วยความจำภายนอก (EMIF)
DDR4, QDR IV
หน่วยความจำแบบแฟลชสำหรับผู้ใช้
ใช่
อุปกรณ์จัดเก็บข้อมูลการกำหนดค่าภายใน
ใช่

ข้อมูลจำเพาะ I/O

จำนวน I/O ผู้ใช้สูงสุด
624
การรองรับมาตรฐาน I/O
1.2 V LVCMOS, 1.8 V LVCMOS, SSTL, POD, HSTL, HSUL, Differential SSTL, Differential POD, Differential HSTL, Differential HSUL, True Differential Signaling
คู่ LVDS สูงสุด
312
ตัวรับส่งสัญญาณแบบไม่กลับสู่ศูนย์ (NRZ) สูงสุด
24
อัตราข้อมูลแบบไม่กลับสู่ศูนย์ (NRZ) สูงสุด
28.9 Gbps
ตัวรับส่งสัญญาณการปรับพัลส์-แอมพลิจูด (PAM4) สูงสุด
12
อัตราข้อมูลการปรับพัลส์-แอมพลิจูด (PAM4) สูงสุด
57.8 Gbps
โปรโตคอลตัวรับส่งสัญญาณ Hard IP
PCIe Gen4, 10/25/100G Ethernet

เทคโนโลยีขั้นสูง

ไฮเปอร์-รีจิสเตอร์
ใช่
การรักษาความปลอดภัยบิตสตรีมในเอฟพีจีเอ
ใช่
ตัวแปลงอะนาล็อกเป็นดิจิทัล
ใช่

ข้อมูลจำเพาะของแพ็คเกจ

ตัวเลือกของแพ็คเกจ
R2581A

ข้อมูลเสริม

URL ข้อมูลเพิ่มเติม