เอฟพีจีเอ Stratix® V
28 nm Stratix® V FPGA ของ Intel ให้แบนด์วิดท์สูง การบูรณาการระบบในระดับสูง และความยืดหยุ่นสูงสุดสำหรับการใช้งานระดับไฮเอนด์
ดูเพิ่มเติม: ซอฟต์แวร์การออกแบบ FPGA, Design Store, การดาวน์โหลด, ชุมชน และการสนับสนุน
เอฟพีจีเอ Stratix® V
มัลติเพล็กซิ่งทรานสปอนเดอร์ 100-Gb OTN
- อินเทอร์เฟซไคลเอนต์หลายมาตรฐานเปิดใช้งานผ่านการกำหนดค่าใหม่บางส่วนที่ใช้งานง่ายและตัวรับส่งสัญญาณอนุกรมที่มีช่วงข้อมูลต่อเนื่อง 600 Mbps ถึง 14.1 Gbps
- ปรับปรุงความยืดหยุ่นในการตอกบัตรด้วยโดเมนนาฬิกาส่งสัญญาณอิสระสูงสุด 44 โดเมน
- ความสามารถในการชดเชยการกระจายทางอิเล็กทรอนิกส์ (EDC) ในตัวในตัวรับส่งสัญญาณเพื่อเปิดใช้งานไดรฟ์โดยตรงของโมดูลออปติคัล (SFP+, SFP, QSFP, CFP)
- ตัวรับส่งสัญญาณ 28.05 Gbps สำหรับอินเทอร์เฟซออปติคัลรุ่นถัดไป
- fPLL ขั้นสูงแทนที่คริสตัลออสซิลเลเตอร์ที่ควบคุมด้วยแรงดันไฟฟ้า (VCXO) ภายนอก
- อ่านการเปิดใช้งาน 100-Gbit OTN Muxponder Solutions บน FPGA ขนาด 28 นาโนเมตร (PDF)
การ์ดไลน์ 100 กิกะบิตอีเทอร์เน็ต (GbE)
- การรวมระบบที่สูงขึ้นผ่านบล็อค PCS ที่มีความหนาแน่นสูงสุดและฮาร์ดสำหรับ 40 GbE, 100 GbE และ Interlaken
- การบัฟเฟอร์ข้อมูลแบนด์วิดธ์สูงด้วยอินเทอร์เฟซหน่วยความจำภายนอกสูงสุด 1,600 Mbps
- การใช้ฟังก์ชันการประมวลผลแพ็กเก็ตและการจัดการทราฟฟิกอย่างมีประสิทธิภาพ
- ประสิทธิภาพของระบบสูงขึ้นที่คุณจัดการและควบคุมงบได้
- อ่านความท้าทายในการออกแบบการ์ดไลน์ขนาด 100 GbE บน FPGA ขนาด 28 นาโนเมตร (PDF)
แฟบริกสวิตช์ครอสบาร์และแบ็กเพลน
- แบนด์วิดธ์สูงสุดผ่านตัวรับส่งสัญญาณที่เหมือนกัน 66 ตัวพร้อมอัตราการส่งข้อมูลต่อเนื่องตั้งแต่ 600 Mbps ถึง 14.1 Gbps
- วงจรปรับสภาพสัญญาณขั้นสูงในตัวสำหรับการขับแบ็คเพลน 10GBASE-KR โดยตรง
- การสนับสนุนที่ยืดหยุ่นสำหรับอินเทอร์เฟซไลน์การ์ดต่างๆ พร้อมการกำหนดค่าใหม่บางส่วนและแบบไดนามิก
- การใช้งานฟังก์ชั่นการจัดตารางเวลาที่เหมาะสมที่สุดผ่านการบูรณาการระดับสูง
- อ่านโซลูชันการสลับ 100-GbE ที่ผสานรวมบน FPGA ขนาด 28 นาโนเมตร (PDF)
แอพพลิเคชั่นเรดาร์ทางทหาร
- การคูณจุดลอยอย่างมีประสิทธิภาพด้วย TFLOPS มากกว่า 1.25
- แบนด์วิดธ์การประมวลผลสัญญาณที่สูงขึ้นพร้อม 2.5 TMACS
- การตรวจจับและแก้ไขการพลิกคว่ำแบบเหตุการณ์เดียว (SEU)
- ออกแบบการรักษาความปลอดภัยด้วยอัลกอริธึม Advanced Encryption Standard (AES) ที่ได้รับการปรับปรุงและคีย์ 256 บิตแบบระเหยและไม่ลบเลือน
- เครื่องมือเพิ่มประสิทธิภาพการทำงานในซอฟต์แวร์ Intel® Quartus® Prime รวมถึง DSP Builder Advanced Blockset และการรวบรวมส่วนเพิ่ม
- อ่านเกี่ยวกับโซลูชันเซ็นเซอร์เรดาร์และทหารของ Intel
การ์ด RF และการ์ดช่อง
- ลดพื้นที่บอร์ด กำลังไฟ และค่าใช้จ่ายผ่านช่องข้อมูลน้อยลงและปริมาณงานต่อช่องสัญญาณที่สูงขึ้น
- เวลาแฝงของระบบลดลงและประสิทธิภาพและความน่าเชื่อถือของระบบที่เพิ่มขึ้นของระบบผ่านการบูรณาการที่มากขึ้น
- ออกแบบความแตกต่างโดยใช้อัตราส่วน DSP และหน่วยความจำต่อลอจิกสูงสุด
- หลายอินพุตหลายเอาต์พุต (MIMO) ที่สูงกว่าและความหนาแน่นของแบนด์วิดท์สูงกว่าเมื่อเทียบกับข้อเสนอของคู่แข่ง
เซิร์ฟเวอร์วิดีโอสตูดิโอ
- โซลูชันอินเทอร์เฟซดิจิทัลแบบอนุกรม (SDI)
- รองรับ CODEC หลายตัวผ่านการกำหนดค่าใหม่บางส่วนที่ใช้งานง่าย
- การออกแบบหน่วยความจำที่เหมาะสมที่สุดพร้อมการรองรับ 10 บิตแบบเนทีฟ
- การประมวลผลวิดีโออย่างมีประสิทธิภาพด้วยอัตราส่วนตัวคูณและหน่วยความจำต่อลอจิกสูง
- โซลูชันที่สมบูรณ์ผ่าน CODEC และเฟรมเวิร์กวิดีโอ 1080p IP Core
แหล่งข้อมูลเพิ่มเติม
สำรวจเนื้อหาเพิ่มเติมที่เกี่ยวข้องกับอุปกรณ์ Intel® FPGA เช่น บอร์ดการพัฒนา ทรัพย์สินทางปัญญา การสนับสนุนและอื่นๆ

แหล่งข้อมูลสนับสนุน
ศูนย์ข้อมูลสำหรับการฝึกอบรม เอกสาร ดาวน์โหลด เครื่องมือ และตัวเลือกการสนับสนุน

บอร์ดการพัฒนา
เริ่มต้นใช้งานเอฟพีจีเอของเรา และเร่งเวลาออกสู่ตลาดด้วยฮาร์ดแวร์ และการออกแบบที่ผ่านการตรวจสอบจาก Intel

ทรัพย์สินทางปัญญา
ลดระยะเวลาวงจรการออกแบบของคุณด้วยกลุ่มผลิตภัณฑ์มากมายของคอร์ IP ที่ได้รับการรับรองจาก Intel และการออกแบบอ้างอิง

ซอฟต์แวร์การออกแบบเอฟพีจีเอ
สำรวจซอฟต์แวร์ Quartus Prime และชุดเครื่องมือเพิ่มประสิทธิภาพการทำงานของเราเพื่อช่วยให้คุณออกแบบฮาร์ดแวร์ และซอฟต์แวร์ให้เสร็จได้อย่างรวดเร็ว

ติดต่อฝ่ายขาย
ติดต่อกับฝ่ายขายสำหรับความต้องการด้านการออกแบบผลิตภัณฑ์ Intel® FPGA และการเร่งความเร็ว

รหัสการสั่งซื้อ
ถอดรหัสหมายเลขชิ้นส่วน Intel® FPGA รวมถึงความสำคัญของคำนำหน้า และรหัสแพ็คเกจ

ผู้จำหน่าย
ติดต่อผู้แทนจำหน่ายที่ได้รับอนุญาตจาก Intel® เลย