แพลตฟอร์ม FPGA IPU F2000X-PL
แพลตฟอร์มเร่งความเร็วคลาวด์และโครงสร้างพื้นฐานองค์กรที่ใช้ Agilex™ FPGA ประสิทธิภาพสูงพร้อมอินเทอร์เฟซเครือข่าย 2 x 100 GbE และความสามารถในการรองรับเวิร์กโหลดโครงสร้างพื้นฐาน เช่น Open Virtual Switch (OVS) การจัดเก็บข้อมูล แอปพลิเคชันคลาวด์ที่ใช้ไมโครเซอร์วิส และอื่นๆ
ภาพรวม
- สร้างขึ้นด้วยโปรเซสเซอร์ Agilex™ 7 FPGA F-ซีรีส์ และ Intel® Xeon® D
- แบนด์วิดธ์ 100G 2 ตัวพร้อมบล็อกคริปโต 200G
- อินเทอร์เฟซโฮสต์ PCIe 4.0 x 16
- อินเตอร์เฟซ PCIe 4.0 x 16 จาก FPGA ไปยังทั้ง CPU แม่บ้าน และโปรเซสเซอร์ Xeon-D
- ฟอร์มแฟกเตอร์ PCIe แบบสล็อตเดียว เต็มความสูง ความยาว 3/4
- Programmable through Infrastructure Programmer Development Kit (IPDK), Data Plane Development Kit (DPDK), และ Storage Performance Development Kit (SPDK)
เริ่มต้น
เรียกดูโซลูชัน บอร์ด COTS ที่พร้อมสําหรับการผลิต และเครื่องมือการพัฒนาและโครงสร้างพื้นฐาน
การออกแบบเวิร์กโหลดสําหรับแพลตฟอร์ม IPU F2000X-PL มีจําหน่ายผ่าน Altera และพันธมิตรชั้นนําของอุตสาหกรรม
Open Virtual Switch (OVS)
ออฟโหลด OVS เต็มรูปแบบและเส้นทางที่รวดเร็วที่เร่งความเร็วด้วยฮาร์ดแวร์
สําหรับข้อมูลเพิ่มเติมและคําขอสาธิต โปรดติดต่อฝ่ายขาย
อุปกรณ์จัดเก็บข้อมูล
ออฟโหลดและ/หรือการเร่งความเร็วของเวิร์กโหลดการจัดเก็บข้อมูลหลัก รวมถึง NVMe over Fabrics, RoCE RDMA, การส่งข้อมูลที่เชื่อถือได้, การบีบอัดและการเข้ารหัส พร้อมการสนับสนุน SPDK ที่ทําให้มีสถาปัตยกรรมการจัดเก็บข้อมูลแบบแยกส่วน
อ่านข้อมูลสรุปเกี่ยวกับโซลูชัน NVMeoF-TCP ›
ติดต่อฝ่ายขายเพื่อขอข้อมูลและการสาธิต
การประยุกต์ใช้งานระบบคลาวด์ที่ใช้ไมโครเซอร์วิส
ความหน่วงแฝงและทรูพุตที่ล้ําสมัย พร้อมการประหยัด CAPEX/OPEX สําหรับศูนย์ข้อมูลจํานวนมากสําหรับแอปพลิเคชันคลาวด์ที่ใช้ไมโครเซอร์วิส
อ่านข้อมูลเบื้องต้นเกี่ยวกับผลิตภัณฑ์ ›
อ่านเอกสารข้อมูล MIT เกี่ยวกับการวัดประสิทธิภาพไมโครเซอร์วิสบน IPU ที่รันซอฟต์แวร์ Napatech ›
ติดต่อฝ่ายขายเพื่อขอข้อมูลและการสาธิต
ข้อเสนอพาร์ทเนอร์
ค้นพบข้อเสนอพาร์ทเนอร์ที่ใช้ Altera สําหรับโซลูชันบอร์ด FPGA ในการจัดแสดงพาร์ทเนอร์ของ Intel
Napatech
เรียนรู้เพิ่มเติมเกี่ยวกับอะแดปเตอร์ Napatech F2070X IPU
ตารางเปรียบเทียบ
คุณสมบัติ | แพลตฟอร์ม IPU F2000X-PL | Napatech* IPU F2070X |
---|---|---|
หมวดหมู่แพลตฟอร์ม | ||
ตลาดเป้าหมาย | เวิร์กโหลดด้านโครงสร้างพื้นฐานขององค์กรและระบบคลาวด์ | |
ประเภท | แพลตฟอร์ม IPU | อะแดปเตอร์ IPU |
เอฟพีจีเอ | ||
อุปกรณ์เอฟพีจีเอ | เอฟพีจีเอ Agilex™ 7 AGFC023 | |
องค์ประกอบลอจิก | 2,308K | |
หน่วยความจำบนชิป | 246 Mb | |
บล็อก DSP | 1,640 | |
หน่วยความจำเอฟพีจีเอ | 4x4 GB DDR4 (ECC, 40b, 2666MT) | |
โปรเซสเซอร์ | ||
ประเภท | โปรเซสเซอร์ Intel® Xeon® D-1736 | |
จำนวนคอร์ | 8 | |
เธรด | 16 | |
ความถี่พื้นฐานของโปรเซสเซอร์ | 2.3 GHz | |
ความถี่เทอร์โบสูงสุด | 3.4 GHz | |
แคช | 15 MB | |
หน่วยความจำ CPU | DDR4 2x8 GB (ECC, 72b, 2900MT) | |
อุปกรณ์จัดเก็บข้อมูล CPU | NVMe ขนาด 64 GB ในช่องเสียบ M.2 สำหรับระบบปฏิบัติการ SoC | |
หน่วยความจำ | ||
แฟลช | 2 GB | |
อินเทอร์เฟซและโมดูล | ||
PCI Express* | 4.0 x16 กับ CPU แม่ข่าย 4.0 x16 ระหว่างเอฟพีจีเอและ SoC |
|
อินเทอร์เฟซ QSFP28/56 | x2 | |
อินเทอร์เฟซเครือข่าย | 2 x100 Gbps | |
พอร์ตการจัดการ 1G เฉพาะ (RJ45) | ไม่ระบุ | 1 |
Baseboard Management Controller (BMC) | Cyclone® 10 LP (10CL080YU484C8G) | MAX® 10 FPGA |
ตัวจัดการอินเทอร์เฟซเอฟพีจีเอ | มี | ASAF |
กลไก อุณหภูมิ และพลังงาน | ||
ปัจจัยด้านรูปร่าง | เต็มความสูง ความยาว 3/4 | เต็มความสูง ความยาวครึ่งหนึ่ง |
ความกว้าง | สล็อตเดียว | สล็อตคู่ |
การใช้พลังงานสูงสุด | 150W | |
การสนับสนุนเครื่องมือ | ||
Intel® Acceleration Stack สำหรับ Intel® Xeon® CPU ที่มีเอฟพีจีเอ | มี | |
ซอฟต์แวร์ Quartus® Prime | มี | |
ชุดพัฒนา Data Plane (DPDK) | มี | |
Storage Performance Development Kit (SPDK) | มี | |
Infrastructure Programmer Development Kit (IPDK) | มี | |
P4 | มี | |
บุคคลติดต่อ | Altera | Napatech |
IPUs สามารถตั้งโปรแกรมได้ผ่านเฟรมเวิร์กนักพัฒนาแบบเปิดหลายรายการ รวมถึง Infrastructure Programmer Development Kit (IPDK), Data Plane Development Kit (DPDK) และ Storage Performance Development Kit (SPDK)
Infrastructure Programmer Development Kit (IPDK) เป็นเฟรมเวิร์กแบบโอเพนซอร์ส ที่ขับเคลื่อนโดยชุมชน ผู้จําหน่ายของ API และไดรเวอร์สําหรับการออฟโหลดและการจัดการโครงสร้างพื้นฐานที่ทํางานบน CPU, IPU, DPU หรือสวิตช์