Arria® V FPGA and SoC FPGA
ตระกูล Arria® V FPGA มีแบนด์วิดท์สูงสุดและให้พลังงานรวมต่ำสุดสำหรับแอพพลิเคชั่นระดับกลาง เช่น หน่วยวิทยุระยะไกล การ์ด 10G/40G และอุปกรณ์สตูดิโอออกอากาศ มีตัวแปรเป้าหมายห้าแบบ รวมถึงรุ่น SoC ที่มีระบบตัวประมวลผลแบบแข็ง ARM* Cortex*-A9 แบบดูอัลคอร์ (HPS) เพื่อตอบสนองความต้องการด้านประสิทธิภาพ พลัง และการผสมผสานของคุณมากที่สุด
ดูเพิ่มเติม: ซอฟต์แวร์การออกแบบ FPGA, Design Store, การดาวน์โหลด, ชุมชน และการสนับสนุน
Arria® V FPGA and SoC FPGA
เอฟพีจีเอ Arria® V GZ
ให้พลังงานต่อแบนด์วิดท์ต่ำที่สุดสำหรับแอพพลิเคชั่นระดับกลาง และเหมาะสำหรับการออกแบบที่ไวต่อพลังงานที่ต้องการตัวรับส่งสัญญาณสูงถึง 12.5 Gbps
เอฟพีจีเอ Arria® V GT
ให้พลังงานรวมต่ำสุดสำหรับแอพพลิเคชั่นระดับกลางและตัวรับส่งสัญญาณกำลังต่ำที่สุดสำหรับความเร็วสูงสุด 10.3125 Gbps
เอฟพีจีเอ Arria® V GX
ให้พลังงานรวมต่ำสุดสำหรับแอพพลิเคชั่นระดับกลางและตัวรับส่งสัญญาณกำลังต่ำที่สุดสำหรับความเร็วสูงสุด 10.3125 Gbps
เอฟพีจีเอ Arria® V ST SoC
Intel® SoC FPGA พร้อม HPS ที่ใช้ ARM* และตัวรับส่งสัญญาณ 10.3125 Gbps
เอฟพีจีเอ Arria® V SX SoC
Intel® SoC FPGA พร้อม HPS ที่ใช้ ARM* และตัวรับส่งสัญญาณที่รองรับแบ็คเพลน 10.3125 Gbps
สิทธิประโยชน์
พลังงานต่ำที่สุดของอุตสาหกรรม
Arria® V GZ FPGA ให้พลังงานต่ำสุดต่อแบนด์วิดท์สำหรับการใช้งานขนาดกลาง และเหมาะสำหรับการออกแบบที่ละเอียดอ่อนต่อพลังงานที่ต้องใช้เครื่องรับส่งสัญญาณสูงสุด 12.5 Gbps Arria® V GZ FPGA ใช้ไม่ถึง 180 mW ต่อช่องสัญญาณที่อัตราข้อมูล 10G และใช้ไม่ถึง 200 mW ต่อช่องสัญญาณที่ 12.5 Gbps นอกจากนี้ Arria® V GZ FPGA ยังให้พลังงานศักย์ที่ต่ำกว่าด้วยระดับความเร็ว -3L
Arria® V GX และ GT FPGA ให้พลังงานรวมต่ำสุดสำหรับการใช้งานขนาดกลาง โดยใช้กระบวนการพลังงานต่ำ 28 nm เพื่อส่งมอบพลังงานสถิตต่ำสุด โดยนำเสนอเครื่องรับส่งสัญญาณที่ใช้พลังงานต่ำสุดสำหรับความเร็วสูงสุด 10.3125 Gbps และให้โครงสร้างที่เหนือกว่าด้วย IP เข้มงวดที่ออกแบบเพื่อลดพลังงานไดนามิก อุปกรณ์ Arria® V ช่วยลดพลังงานโดยเฉลี่ย 40% เมื่อเปรียบเทียบกับ FPGA ขนาดกลางรุ่นก่อนหน้า
SoC FPGA ที่ใช้โปรเซสเซอร์ ARM* แบบปรับแต่งได้
Intel® SoC FPGA ช่วยลดพลังงานระบบ ต้นทุนระบบ และพื้นที่บอร์ดด้วยการบูรณาการระบบฮาร์ดโปรเซสเซอร์ (HPS) ที่ประกอบด้วยโปรเซสเซอร์ อุปกรณ์พ่วงต่อ และตัวควบคุมหน่วยความจำ เข้ากับโครงสร้าง FPGA โดยใช้แบ็คโบนการเชื่อมต่อระหว่างกันแบนด์วิดท์สูง HPS ร่วมกับโครงสร้าง FPGA พลังงานต่ำ 28 nm ของ Intel ให้ประสิทธิภาพและระบบนิเวศของโปรเซสเซอร์ ARM* ระดับแอปพลิเคชัน พร้อมด้วยความยืดหยุ่นและความหลากหลายของการประมวลผลสัญญาณดิจิทัล (DSP) ของ Arria® V FPGA
เส้นทางการย้ายที่ง่ายดายไปยัง Intel® Arria® 10 SoC FPGA
Arria® V SoC FPGA และ Intel® Arria® 10 SoC FPGA ใช้โปรเซสเซอร์ ARM* Cortex*-A9 MPCore* แบบดูอัลคอร์เหมือนกัน ดังนั้น เมื่อการออกแบบ Arria® V SoC FPGA ของคุณพร้อมสำหรับการอัพเกรดประสิทธิภาพ คุณสามารถโยกย้ายซอฟต์แวร์ของคุณไปยัง Intel® Arria® 10 SoC FPGA ได้อย่างง่ายดาย ตามกระบวนการ TSMC 20 นาโนเมตร Intel® Arria® 10 SoC FPGA เสนอเส้นทางการอัพเกรดประสิทธิภาพสำหรับการออกแบบ Arria® V SoC FPGA พร้อมการโยกย้ายซอฟต์แวร์ที่ง่ายดาย
SoC FPGA 28 นาโนเมตร ประสิทธิภาพสูงสุดของอุตสาหกรรม
- โปรเซสเซอร์ ARM* Cortex*-A9 MPCore* แบบดูอัลคอร์ สูงสุด 1.05 GHz
- ตัวควบคุมหน่วยความจำ 32 บิตแบบแข็งแกร่งสี่ตัวที่มีความเร็วบัสหน่วยความจำสูงสุด 533 MHz และรหัสแก้ไขข้อผิดพลาด (ECC) ที่เป็นอุปกรณ์เสริม
- โปรเซสเซอร์เชื่อมต่อระหว่าง FPGA ด้วยแบนด์วิดท์รวมสูงสุด > 125 Gbps
พลังระบบต่ำสุดสำหรับการใช้งานระดับกลาง
- การรวมส่วนประกอบหลายส่วนไว้ในชิปตัวเดียว
- ตัวรับส่งสัญญาณกำลังต่ำที่สุดด้วยความเร็วสูงสุด 10.3125 Gbps
- ขึ้นอยู่กับกระบวนการ TSMC 28LP ที่ใช้พลังงานต่ำ
ประโยชน์มากมายต่อต้นทุนระบบ
- การรวมส่วนประกอบหลายส่วนไว้ในชิปตัวเดียว
- ประหยัดต้นทุน PCB และติดตามจากการผสานรวมโปรเซสเซอร์ FPGA และ DSP ไว้ในอุปกรณ์เครื่องเดียว
- ไม่มีข้อกำหนดในการจัดลำดับการปิดเครื่อง
SoC FPGA ไม่ได้สร้างขึ้นมาเท่ากันทั้งหมด สถาปัตยกรรมมีความสำคัญ
SoC FPGA ไม่ใช่แค่เพียงชิ้นส่วนต่างๆ รวมกัน เป็นสิ่งสำคัญอย่างยิ่งที่จะต้องเข้าใจว่าโปรเซสเซอร์และระบบ FPGA ทำงานร่วมกันอย่างไรเพื่อให้งานแต่ละอย่างสำเร็จ เมื่อคุณเลือก SoC FPGA สำหรับการออกแบบครั้งต่อไป สถาปัตยกรรมมีความสำคัญ Intel® SoC FPGA ได้รับการออกแบบเพื่อ:
- รักษาความยืดหยุ่นของการบู๊ตโปรเซสเซอร์ / ลำดับการกำหนดค่า FPGA การตอบสนองของระบบต่อการรีเซ็ตโปรเซสเซอร์ และอินเทอร์เฟซหน่วยความจำอิสระของโซลูชันแบบสองชิป
- รักษาความสมบูรณ์ของข้อมูลและความน่าเชื่อถือด้วย ECC
- ปกป้องหน่วยความจำ DRAM ที่ใช้ร่วมกันโดยโปรเซสเซอร์และ FPGA ด้วยหน่วยป้องกันหน่วยความจำในตัว
- เปิดใช้งานการดีบักระดับระบบด้วย การดีบักที่ปรับเปลี่ยนตาม FPGA ของ Intel เพื่อการมองเห็นที่ไม่มีใครเทียบและการควบคุมอุปกรณ์ทั้งหมด
เรียนรู้วิธีเลือก SoC FPGA ที่เหมาะสำหรับแอปพลิเคชันของคุณจากแหล่งข้อมูลที่ครอบคลุมของเรา รวมทั้งชุดวิดีโอสั้นจากคุณ Jim Turley ผู้เชี่ยวชาญด้านโปรเซสเซอร์
คุณสมบัติ
ตัวรับส่งสัญญาณที่ยืดหยุ่น
ไม่ว่าคุณจะต้องการช่องสัญญาณเครื่องรับส่งสัญญาณเพียงไม่กี่ช่องสัญญาณหรือสูงสุด 36 ช่องสัญญาณ Arria® V FPGA ให้โซลูชันเครื่องรับส่งสัญญาณเพื่อตอบสนองข้อกำหนดของคุณในด้านประสิทธิภาพและพลังงาน เพื่อให้สิ่งที่คุณจำเป็นต้องใช้อย่างแท้จริงเพื่อให้ประสบความสำเร็จ
บล็อก DSP ที่มีความเที่ยงตรง
Arria® V FPGA และ SoC FPGA นำเสนอบล็อกการประมวลผลสัญญาณดิจิทัล (DSP) ความแม่นยำผันแปรบล็อกแรกของอุตสาหกรรม
ระบบฮาร์ดโปรเซสเซอร์ SoC FPGA
Intel® SoC FPGA บูรณาการระบบฮาร์ดโปรเซสเซอร์ (HPS) ที่ใช้ ARM* ซึ่งประกอบด้วยโปรเซสเซอร์ อุปกรณ์ต่อพ่วง และอินเทอร์เฟซหน่วยความจำ เข้ากับโครงสร้าง FPGA โดยใช้แบ็คโบนการเชื่อมต่อระหว่างกันแบนด์วิดท์สูง
การรองรับอุณหภูมิ
ภาพรวมระบบฮาร์ดโปรเซสเซอร์ Arria® V SoC FPGA
อุปกรณ์ | อุปกรณ์ Arria® V SoC FPGA ทั้งหมด (SX, ST) |
---|---|
โปรเซสเซอร์ | โปรเซสเซอร์ ARM* Cortex*-A9 MPCore* แบบดูอัลคอร์พร้อมเทคโนโลยีดีบักและติดตาม ARM* CoreSight*
|
โปรเซสเซอร์ร่วม | เอ็นจิ้นการประมวลผลมีเดีย ARM* NEON* พร้อม Vector Floating-Point (VFP) v3 หน่วยจุดลอยตัวแบบความแม่นยำสองเท่าสำหรับโปรเซสเซอร์แต่ละตัว, Snoop Control Unit (SCU), Acceleration Coherency Port (ACP) |
แคชระดับ 1 | แคชคำสั่ง L1 32 KB, แคชข้อมูล L1 32 KB |
แคชระดับ 2 | แคช L2 ที่แชร์ 512 KB |
หน่วยความจำออนชิป | RAM ออนชิป 64 KB, ROM ออนชิป 64 KB |
ตัวควบคุมหน่วยความจำฮาร์ด HPS | ตัวควบคุม Multiport SDRAM พร้อมรองรับ DDR2, DDR3, DDR3L และ LPDDR2 พร้อมรองรับรหัสแก้ไขข้อผิดพลาด (ECC) |
ตัวควบคุมแฟลชอินเทอร์เฟซอุปกรณ์ต่อพ่วงแบบอนุกรมสี่ตัว (SPI) | รองรับอุปกรณ์แฟลช NOR แบบอนุกรม SPIx1, SPIx2 หรือ SPIx4 (SPI ควอด) ตัวเลือกชิปสูงสุดสี่ตัว |
ตัวควบคุม SD/SDIO/MMC | รองรับ SD, eSD, SDIO, eSDIO, MMC, eMMC, และ CE-ATA พร้อม DMA ในตัว |
ตัวควบคุมแฟลช NAND | รองรับอุปกรณ์แฟลช ONFI 1.0 NAND 8 บิต ECC ฮาร์ดแวร์ที่ตั้งโปรแกรมได้สำหรับอุปกรณ์เซลล์ระดับเดียว (SLC) และเซลล์หลายระดับ (MLC) |
ตัวควบคุมการเข้าถึงมีเดียอีเธอร์เน็ต (EMAC) | 2 x 10/100/1000 EMAC พร้อมอินเทอร์เฟซ PHY ภายนอก RGMII และ DMA ในตัว |
ตัวควบคุม USB On-The-Go (OTG) | 2 x ตัวควบคุม USB 2.0 OTG พร้อมอินเทอร์เฟซ PHY ภายนอก ULPI และ DMA ในตัว |
ตัวควบคุม UART | 2 x รองรับ UART 16550 |
ตัวควบคุม SPI | 2 x มาสเตอร์ SPI 2 x สเลฟ SPI |
ตัวควบคุม I2C | 4 x I2C |
I/O อเนกประสงค์ (GPIO) | มากถึง 71 GPIO และ 14 พินอินพุตเท่านั้น พร้อมดีเบาซ์ดิจิทัลและโหมดอินเตอร์รัปต์ที่กำหนดค่าได้ |
ตัวควบคุมการเข้าถึงหน่วยความจำโดยตรง (DMA) | การเข้าถึงหน่วยความจำโดยตรง 8 ช่อง (DMA) รองรับการควบคุมการไหลเวียนด้วย 31 อินเทอร์เฟซการจับมืออุปกรณ์ต่อพ่วง |
ตัวจับเวลา | ช่วงเวลาส่วนตัวและตัวจับเวลา Watchdog สำหรับโปรเซสเซอร์แต่ละตัว ตัวจับเวลาทั่วโลกสำหรับระบบย่อยโปรเซสเซอร์ 4X ตัวจับเวลาอเนกประสงค์ 2X ตัวจับนาฬิกา Watchdog |
HPS I/O สูงสุด | 208 |
HPS เฟสล็อกลูป (PLL) | 3 |
ระบบนิเวศ
Intel® SoC FPGA ทำงานบนโปรเซสเซอร์ ARM* และได้รับจุดแข็งมาจากระบบนิเวศ ARM* Intel พันธมิตรระบบนิเวศของเรา และชุมชนผู้ใช้ Intel® SoC FPGA มีตัวเลือกมากมายเพื่อตอบสนองความต้องการในการพัฒนา SoC FPGA ของคุณ มีตัวเลือกมากมายสำหรับระบบปฏิบัติการ เครื่องมือในการพัฒนา คอร์ทรัพย์สินทางปัญญา (IP) และบริการระดับมืออาชีพ ซึ่งหลายอย่างให้บริการโดยพันธมิตรระบบนิเวศ
ระบบปฏิบัติการ
Arria® V SoC FPGA ประกอบด้วยโปรเซสเซอร์ ARM* Cortex*-A9 MPCore* แบบมัลติคอร์ที่มีประสิทธิภาพสูง โปรเซสเซอร์นี้สามารถใช้ได้กับฟังก์ชั่นที่หลากหลายตั้งแต่แอพพลิเคชั่น Bare Metal ทั่วไปที่ทำงานบนหนึ่งในคอร์ที่มีอยู่ ไปจนถึงการทำงานแบบเรียลไทม์ที่มีแบนด์วิดท์สูง เวลาแฝงต่ำ และแบบเรียลไทม์
เครื่องมือพัฒนา
สำหรับเครื่องมือพัฒนาคุณภาพระดับมืออาชีพ รวมถึงดีบักเกอร์ JTAG และฟังก์ชันการติดตามคำสั่ง
IP Core
Intel® SoC FPGA ได้รับการสนับสนุนจาก Intel® FPGA และซอฟต์คอร์ทรัพย์สินทางปัญญา (IP) ของบุคคลภายนอกจำนวนมาก บล็อกเหล่านี้สามารถสร้างอินสแตนซ์ได้ในส่วน FPGA ของอุปกรณ์ SoC FPGA
โปรเซสเซอร์ Nios® II Soft
โปรเซสเซอร์ Nios® II คือโปรเซสเซอร์ที่มีความอเนกประสงค์ที่สุดในโลก อ้างอิงจากการวิจัย Gartner คือซอฟต์โปรเซสเซอร์ที่ใช้อย่างแพร่หลายที่สุดในอุตสาหกรรมเอฟพีจีเอ
เครือบริการการออกแบบ
สมาชิก Design Service Network (DSN) นำเสนอบริการออกแบบ, IP และผลิตภัณฑ์ที่หลากหลาย ที่สามารถช่วยลูกค้าตอบสนองความต้องการในการพัฒนาผลิตภัณฑ์ที่ท้าทาย ลดความเสี่ยง และเร่งเวลาออกสู่ตลาด
บอร์ด
บอร์ดที่ใช้ Intel® SoC FPGA มีจำหน่ายจาก Intel และพันธมิตรด้านระบบนิเวศ บอร์ดสามารถเป็นแบบสแตนด์อโลนหรือการกำหนดค่าระบบบนโมดูล (SoM)
แอปพลิเคชัน
การสื่อสารไร้สาย
เรดิโอเฮดระยะไกล การ์ด RF และการ์ดช่องสัญญาณ แบ็คฮอลเคลื่อนที่
การสื่อสารแบบมีสาย
การเชื่อมและการสลับ 20G/40G, การประมวลผลแพ็กเก็ต 20G, เครือข่ายออปติคัลพาสซีฟที่รองรับกิกะบิต (GPON)
ถ่ายทอด
อุปกรณ์ปรับสัญญาณดิจิทัล (รวมถึง EdgeQAM และการออกอากาศผ่านดาวเทียมและภาคพื้นดิน), สวิตช์เสียง/ภาพระดับโปร (A/V), การประชุมทางวิดีโอ, การจับภาพ PCIe และกล้อง
คอมพิวเตอร์และอุปกรณ์จัดเก็บข้อมูล
ที่เก็บข้อมูลแบบกำหนดเอง, แคชหน่วยความจำแฟลช, การ์ดปลั๊กอิน
การทหาร
การควบคุมคำแนะนำ สงครามอิเล็กทรอนิกส์ทางยุทธวิธี การจัดเก็บข้อมูลแบบกำหนดเอง ระบบอิเล็กโทรออฟติคัล/อินฟราเรด (OR/IR)
การทดสอบและการแพทย์
อัลตราซาวนด์, การสแกน CT, ภาพวินิจฉัยอื่นๆ, การทดสอบแบบพกพาและแบบไร้สาย
อุตสาหกรรมและผู้บริโภค
อินเทอร์เฟซระหว่างมนุษย์และเครื่องจักร คู่หู I/O จอแสดงผลระดับไฮเอนด์ การเฝ้าระวังวิดีโอระดับไฮเอนด์
เครื่องมือการออกแบบ
ชุดซอฟต์แวร์ Intel® Quartus® Prime
Intel® Quartus® Prime Software Suite ให้ทุกสิ่งทุกอย่างที่คุณต้องใช้ในการออกแบบด้วย Intel® SoC FPGA เป็นแพ็คเกจการพัฒนาที่สมบูรณ์ซึ่งมาพร้อมกับ GUI และเทคโนโลยีที่ใช้งานง่ายเพื่อช่วยคุณทำความคิดให้เป็นจริง ซอฟต์แวร์ Intel® Quartus® Prime มีเครื่องมือเพิ่มประสิทธิภาพการทำงานเพื่อให้ง่ายต่อการสร้างการออกแบบของคุณ เช่น:
- Intel® FPGA SDK สำหรับเทคโนโลยี OpenCL™
- Platform Designer (เดิมชื่อ Qsys)
- ชุดเครื่องมือการดีบักคอนโซลระบบ
- ชุดเครื่องมือตัวรับส่งสัญญาณ
- ตัววิเคราะห์การกำหนดเวลา
- ตัววิเคราะห์พลังงาน
ชุดพัฒนาแบบเอ็มเบ็ดเด็ด Intel® SoC FPGA
เริ่มต้นการพัฒนาเฟิร์มแวร์และซอฟต์แวร์แอพพลิเคชั่นของคุณด้วย Intel® SoC FPGA Embedded Development Suite (SoC EDS) ซึ่งเป็นชุดเครื่องมือที่ครอบคลุมพร้อม:
- เครื่องมือพัฒนา
- โปรแกรมสาธารณูปภาพ
- ซอฟต์แวร์รันไทม์
- ตัวอย่างแอปพลิเคชัน
หัวใจสำคัญของ SoC EDS คือ ARM* Development Studio 5* (DS-5*) Intel SoC FPGA Edition ชุดเครื่องมือนี้รวมความสามารถในการดีบักมัลติคอร์ขั้นสูงของ ARM* DS-5* เข้ากับการปรับ FPGA เพื่อการมองเห็นและการควบคุมการดีบักแบบเต็มชิปอย่างที่ไม่เคยมีมาก่อน
แหล่งข้อมูลเพิ่มเติม
สำรวจเนื้อหาเพิ่มเติมที่เกี่ยวข้องกับอุปกรณ์ Intel® FPGA เช่น บอร์ดการพัฒนา ทรัพย์สินทางปัญญา การสนับสนุนและอื่นๆ

แหล่งข้อมูลสนับสนุน
ศูนย์ข้อมูลสำหรับการฝึกอบรม เอกสาร ดาวน์โหลด เครื่องมือ และตัวเลือกการสนับสนุน

บอร์ดการพัฒนา
เริ่มต้นใช้งานเอฟพีจีเอของเรา และเร่งเวลาออกสู่ตลาดด้วยฮาร์ดแวร์ และการออกแบบที่ผ่านการตรวจสอบจาก Intel

ทรัพย์สินทางปัญญา
ลดระยะเวลาวงจรการออกแบบของคุณด้วยกลุ่มผลิตภัณฑ์มากมายของคอร์ IP ที่ได้รับการรับรองจาก Intel และการออกแบบอ้างอิง

ซอฟต์แวร์การออกแบบเอฟพีจีเอ
สำรวจซอฟต์แวร์ Quartus Prime และชุดเครื่องมือเพิ่มประสิทธิภาพการทำงานของเราเพื่อช่วยให้คุณออกแบบฮาร์ดแวร์ และซอฟต์แวร์ให้เสร็จได้อย่างรวดเร็ว

ติดต่อฝ่ายขาย
ติดต่อกับฝ่ายขายสำหรับความต้องการด้านการออกแบบผลิตภัณฑ์ Intel® FPGA และการเร่งความเร็ว

รหัสการสั่งซื้อ
ถอดรหัสหมายเลขชิ้นส่วน Intel® FPGA รวมถึงความสำคัญของคำนำหน้า และรหัสแพ็คเกจ

ผู้จำหน่าย
ติดต่อผู้แทนจำหน่ายที่ได้รับอนุญาตจาก Intel® เลย