Intel® Arria® 10 FPGA – μC/OS-II* RTOS พร้อม IPerf สําหรับตัวอย่างการออกแบบโปรเซสเซอร์ V/m Nios®

Intel® Arria® 10 FPGA – μC/OS-II* RTOS พร้อม IPerf สําหรับตัวอย่างการออกแบบโปรเซสเซอร์ V/m Nios®

816467
11/20/2023

บทนำ

Perf 2 เป็นเครื่องมือเปรียบเทียบสําหรับวัดประสิทธิภาพระหว่างสองระบบ และสามารถใช้เป็นเซิร์ฟเวอร์หรือไคลเอนต์ได้

รายละเอียดการออกแบบ

ตระกูลอุปกรณ์

Intel® Arria® 10 SX 660 FPGA 10AS066N3F40E2SG

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.4

แท็กอื่นๆ

ได้รับการตรวจสอบแล้วใน Quartus และ Board

IP Core (3)
คอร์ IP ประเภทคอร์ IP
Nios V/m Processor Intel FPGA IP Embedded Processor
Triple-Speed Ethernet Intel FPGA IP Ethernet
altera_msgdma DMA

คำอธิบายโดยละเอียด

เซิร์ฟเวอร์ iPerf ได้รับคําขอ iPerf ที่ส่งผ่านการเชื่อมต่อ TCP/IP จากไคลเอนต์ iPerf ใดๆ และรันการทดสอบ iPerf ตามอาร์กิวเมนต์ที่ระบุ การทดสอบแต่ละรายการจะรายงานแบนด์วิดท์ การสูญหาย และพารามิเตอร์อื่นๆ



โปรดดูเอกสารสําหรับรายละเอียดเกี่ยวกับการออกแบบ

เตรียมเทมเพลตการออกแบบใน GUI ซอฟต์แวร์ Quartus Prime

หมายเหตุ: หลังจากดาวน์โหลดตัวอย่างการออกแบบแล้ว คุณต้องเตรียมเทมเพลตการออกแบบ ไฟล์ที่คุณดาวน์โหลดมาจากรูปแบบของไฟล์ <project>.par ซึ่งมีเวอร์ชันที่ถูกบีบอัดของไฟล์การออกแบบของคุณ (คล้ายกับไฟล์ .qar) และเมตาดาต้าที่ใช้อธิบายโครงการ การผสมผสานของข้อมูลนี้คือสิ่งที่ถือเป็นไฟล์ <project>.par คุณสามารถดับเบิลคลิกที่ไฟล์ <project>.par และ Quartus จะเปิดโครงการนั้น

รายละเอียดการออกแบบ

ตระกูลอุปกรณ์

Intel® Arria® 10 SX 660 FPGA 10AS066N3F40E2SG

Quartus Edition

Intel® Quartus® Prime Pro Edition

Quartus Version

23.4

แท็กอื่นๆ

ได้รับการตรวจสอบแล้วใน Quartus และ Board